首页> 外文会议>European solid-state circuits conference >Low Power Column ADC for CMOS Imagers
【24h】

Low Power Column ADC for CMOS Imagers

机译:CMOS成像仪的低功耗列ADC

获取原文

摘要

Since most CMOS imagers read out large pixel sets (e.g. lines) at the same time, we can choose a level of parallelism to do analog to digital conversion (ADC). This paper presents the design, simulation and measurement results of a 10 bit fully parallel ADC in a 0.35 μ, process, taking 1 mm~2 and 7 mW to convert 50 VGA images per second.
机译:由于大多数CMOS成像者同时读出大像素集(例如,线条),我们可以选择一个平行度以进行模拟到数字转换(ADC)。本文介绍了0.35μ,工艺中的10位完全平行ADC的设计,仿真和测量结果,采用1mm〜2和7 MW,以转换每秒50 VGA图像。

著录项

相似文献

  • 外文文献
  • 中文文献
  • 专利
获取原文

客服邮箱:kefu@zhangqiaokeyan.com

京公网安备:11010802029741号 ICP备案号:京ICP备15016152号-6 六维联合信息科技 (北京) 有限公司©版权所有
  • 客服微信

  • 服务号