首页> 外文会议>電子回路研究会 >波形歪み補償に用いるアナログFIRフィルタの遅延回路と乗算回路の時定数の検討
【24h】

波形歪み補償に用いるアナログFIRフィルタの遅延回路と乗算回路の時定数の検討

机译:检查用于波形失真补偿的模拟FIR滤波器的延迟电路和乘法电路的时间常数

获取原文

摘要

通信伝送の波形歪み補償などに用いられているFIRフィルタは通常DSPによって演算処理を行っているが、ADCとDACが必要となり回路面積と消費電力が大きくなつてしまう。そこで、FIRフィルタをアナログ回路で構成し、アナログ信号のまま演算処理を行うことによって回路の小面積化と低消費電力化を目指す研究が行われている。 FIRフィルタは図1に示すように遅延回路と乗算回路で構成されている。
机译:尽管用于波形失真补偿通信传输的FIR滤波器通常由DSP,需要ADC和DAC,电路区域和功耗大。因此,通过通过模拟电路配置FIR滤波器来实现研究以实现电路的小面积集成和低功耗,并执行作为模拟信号的算术处理。 FIR滤波器由延迟电路和乘法电路组成,如图4所示。

著录项

相似文献

  • 外文文献
  • 中文文献
  • 专利
获取原文

客服邮箱:kefu@zhangqiaokeyan.com

京公网安备:11010802029741号 ICP备案号:京ICP备15016152号-6 六维联合信息科技 (北京) 有限公司©版权所有
  • 客服微信

  • 服务号