首页> 外文会议>IEEE Asian Solid State Circuits Conference >An ultra-low-cost ESD-protected 0.65dB NF +10dBm OP1dB GNSS LNA in 0.18-μm SOI CMOS
【24h】

An ultra-low-cost ESD-protected 0.65dB NF +10dBm OP1dB GNSS LNA in 0.18-μm SOI CMOS

机译:采用0.18μmSOI CMOS的超低成本ESD保护的0.65dB NF + 10dBm OP1dB GNSS LNA

获取原文

摘要

An ESD-protected GNSS LNA, implemented in 0.18μm SOI CMOS process, uses only one external series inductor as input matching. The input common-source transistor is biased in weak inversion region and operates at Class-AB mode, which greatly improves linearity and saves quiescent current. A bond wire to ground is adopted as source-degeneration and to realize input matching. Design trade-offs among NF, stability and ESD protection are analyzed. The LNA achieves an ultra-low NF of 0.65dB, a power gain of 19.2dB, an output P1dB of +10dBm, while consuming 5.9mA from 2.8V supply. The LNA is housed in a 6-pin LGA package with a die area (including pads) of 0.28mm. It passes 2.5KV HBM, 200V MM and 250V CDM ESD tests.
机译:采用0.18μmSOI CMOS工艺实现的ESD保护GNSS LNA,仅使用一个外部串联电感作为输入匹配。输入共源极晶体管偏置在较弱的反相区域中,并以AB类模式工作,这大大提高了线性度并节省了静态电流。采用接地线作为源极退化并实现输入匹配。分析了NF,稳定性和ESD保护之间的设计权衡。 LNA实现0.65dB的超低NF,19.2dB的功率增益,+ 10dBm的输出P1dB,同时从2.8V电源消耗5.9mA电流。 LNA采用6引脚LGA封装,管芯面积(包括焊盘)为0.28mm。它通过了2.5KV HBM,200V MM和250V CDM ESD测试。

著录项

相似文献

  • 外文文献
  • 中文文献
获取原文

客服邮箱:kefu@zhangqiaokeyan.com

京公网安备:11010802029741号 ICP备案号:京ICP备15016152号-6 六维联合信息科技 (北京) 有限公司©版权所有
  • 客服微信

  • 服务号