首页> 外文会议>IEEE MTT-S International Wireless Symposium >A 2.9 GHz CMOS Phase-Locked Loop with Improved Ring Oscillator
【24h】

A 2.9 GHz CMOS Phase-Locked Loop with Improved Ring Oscillator

机译:具有改进型环形振荡器的2.9 GHz CMOS锁相环

获取原文

摘要

In this paper, a 2.9 GHz phase-locked loop (PLL) based on a three-stage CMOS ring oscillator is presented. A simplified ring voltage-controlled oscillator is used in the PLL fabricated in 110-nm CMOS technology. The delay cell of the VCO only consists of six transistors and the wide tuning range of the proposed ring VCO is from 1.6 GHz to 7.8 GHz. At 1.2V supply voltage, the PLL consumes 13mW at 2.9 GHz output. The worst-case in-band phase noise of the measured PLL is -98 dBc/Hz while the ring oscillator phase noise is -92 dBc/Hz at 1MHz offset.
机译:本文提出了一种基于三级CMOS环形振荡器的2.9 GHz锁相环(PLL)。在以110纳米CMOS技术制造的PLL中使用了简化的环形压控振荡器。 VCO的延迟单元仅由六个晶体管组成,建议的环形VCO的宽调谐范围为1.6 GHz至7.8 GHz。在1.2V电源电压下,PLL在2.9 GHz输出上消耗13mW的功率。被测PLL的最坏情况带内相位噪声为-98 dBc / Hz,而在1MHz偏移下,环形振荡器的相位噪声为-92 dBc / Hz。

著录项

相似文献

  • 外文文献
  • 中文文献
  • 专利
获取原文

客服邮箱:kefu@zhangqiaokeyan.com

京公网安备:11010802029741号 ICP备案号:京ICP备15016152号-6 六维联合信息科技 (北京) 有限公司©版权所有
  • 客服微信

  • 服务号