首页> 外文会议>IEEE International Symposium on Circuits and Systems >A 40-nm 640-(mu)m~(2) 45-dB Opampless All-Digital Second-Order MASH (DELTA)(SIGMA) ADC
【24h】

A 40-nm 640-(mu)m~(2) 45-dB Opampless All-Digital Second-Order MASH (DELTA)(SIGMA) ADC

机译:40nm 640-(mu)m〜(2)45-db Opompless全数字二阶mash(delta)(sigma)ADC

获取原文

摘要

This paper presents a second-order (DELTA)(SIGMA) analog to digital converter (ADC) operating in a time domain. In the proposed ADC architecture, a voltage-controlled delay unit (VCDU) converts an input analog voltage to a delay time. Then the number of clocks output from a gated ring oscillator (GRO) is counted up during the delay time. Because no switched capacitor or opamp is used, the proposed ADC can be implemented in a small area and at low power. For the same reason, it has process scalability: it can be in keeping with Moore's law. A time error is propagated to the second GRO by a multi-stage noise-shaping (MASH) topology, which provides second-order noise-shaping. In a standard 40-nm CMOS process, a SNDR of 45 dB is achievable at an input bandwidth of 3 MHz and a sampling rate of 100 MHz, where the power is 583.2 (mu)W. Its area is 640 (mu)m~(2).
机译:本文介绍了在时域中操作的二阶(Delta)(Sigma)模数转换器(ADC)。 在所提出的ADC架构中,电压控制的延迟单元(VCDU)将输入模拟电压转换为延迟时间。 然后在延迟时间期间计算从门控环振荡器(GAG)的时钟数。 因为没有使用开关电容器或opamp,所提出的ADC可以在小区域和低功率下实现。 出于同样的原因,它具有过程可扩展性:它可以与Moore的法律保持一致。 时间误差通过多级噪声整形(MASH)拓扑传播到第二个GO,其提供二阶噪声整形。 在标准的40nm CMOS工艺中,45dB的SNDR可在3 MHz的输入带宽和100MHz的采样率下实现,其中功率为583.2(mu)W。 其面积为640(mu)m〜(2)。

著录项

相似文献

  • 外文文献
  • 中文文献
  • 专利
获取原文

客服邮箱:kefu@zhangqiaokeyan.com

京公网安备:11010802029741号 ICP备案号:京ICP备15016152号-6 六维联合信息科技 (北京) 有限公司©版权所有
  • 客服微信

  • 服务号