首页> 外文会议>IEEE International Symposium on Circuits and Systems >A BiCMOS dynamic multiplier using Wallace tree reduction architecture and 1.5 V full-swing BiCMOS dynamic logic circuit
【24h】

A BiCMOS dynamic multiplier using Wallace tree reduction architecture and 1.5 V full-swing BiCMOS dynamic logic circuit

机译:使用华莱树减少架构的BICMOS动态乘法器和1.5 V全摇摆BICMOS动态逻辑电路

获取原文

摘要

This paper presents a BiCMOS dynamic multiplier, which is free from race and charge sharing problems, using Wallace tree reduction architecture and 1.5 V full-swing BiCMOS dynamic logic circuit. Based on a 1 /spl mu/m BICMOS technology, a 1.5 V 8/spl times/8 multiplier designed, shows a 2.3/spl times/ improvement in speed as compared to the CMOS static one.
机译:本文介绍了一个BICMOS动态乘法器,它是使用华莱树减少架构和1.5 V全面BICMOS动态逻辑电路的竞赛和费用分担问题。 基于1 / SPL MU / M BICMOS技术,设计了1.5 V 8 / SPL时间/ 8乘法器,与CMOS静态相比,速度显示2.3 / SPL时间/提高。

著录项

相似文献

  • 外文文献
  • 中文文献
  • 专利
获取原文

客服邮箱:kefu@zhangqiaokeyan.com

京公网安备:11010802029741号 ICP备案号:京ICP备15016152号-6 六维联合信息科技 (北京) 有限公司©版权所有
  • 客服微信

  • 服务号