首页> 外文会议>IEEE Workshop on Microelectronics and Electron Devices >Systematic design of 10-bit 50MS/s pipelined ADC
【24h】

Systematic design of 10-bit 50MS/s pipelined ADC

机译:10位50MS / s流水线ADC的系统设计

获取原文

摘要

A systematical design analysis of a 10-bit 50MS/s pipelined ADC is presented. With an opamp-sharing technique, the power consumption is reduced drastically. Simulated in a 130-nm CMOS process, it achieves a 58.9dB signal-to-noise ratio (SNR), a 9.3 effective number of bits (ENOB), 64dB spurious free dynamic range (SFDR) with a sinusoid input of 4.858-MHz 1-Vpp at 50MS/s, and consumes less than 24 mW from a 1.2-V supply.
机译:提出了一个10位50MS / s流水线ADC的系统设计分析。利用运算放大器共享技术,可大大降低功耗。在130nm CMOS工艺中进行仿真,可实现58.9dB的信噪比(SNR),9.3有效位数(ENOB),64dB的无杂散动态范围(SFDR),正弦输入为4.858-MHz 1V pp 的速度为50MS / s,1.2V电源的功耗小于24mW。

著录项

相似文献

  • 外文文献
  • 中文文献
  • 专利
获取原文

客服邮箱:kefu@zhangqiaokeyan.com

京公网安备:11010802029741号 ICP备案号:京ICP备15016152号-6 六维联合信息科技 (北京) 有限公司©版权所有
  • 客服微信

  • 服务号