首页> 外文会议>IEEE International System on Chip Conference >A 128-kb 10 power reduced 1T high density ROM with 0.56 ns access time using bitline edge sensing in sub 16nm bulk FinFET technology
【24h】

A 128-kb 10 power reduced 1T high density ROM with 0.56 ns access time using bitline edge sensing in sub 16nm bulk FinFET technology

机译:使用16nm以下FinFET技术中的位线边缘感应功能,具有0.56 ns访问时间的128kb 10%功耗降低1T高密度ROM。

获取原文

摘要

A 128-kb 1T High Density read only memory (ROM) with 256 bitcells per bitline is implemented in sub 16nm bulk FinFET process. A novel high speed single ended bitline edge sensing scheme is presented using a diode based level detector as sense amplifier. The 128-kb ROM macro realizes a 0.56 ns read access time at 0.85 V, with an average improvement of 20% over conventional ROM macro using the single ended inverter sensing scheme. Dynamic power dissipation is reduced by 10% with no silicon area overhead as compared to conventional ROM macro.
机译:每条位线具有256位单元的128kb 1T高密度只读存储器(ROM)在16nm以下批量FinFET工艺中实现。提出了一种新颖的高速单端位线边缘检测方案,该方案使用基于二极管的电平检测器作为检测放大器。 128kb ROM宏在0.85 V电压下实现了0.56 ns的读取访问时间,与使用单端反相器感应方案的传统ROM宏相比,平均提高了20%。与传统的ROM宏相比,动态功耗降低了10%,并且没有硅面积开销。

著录项

相似文献

  • 外文文献
  • 专利
获取原文

客服邮箱:kefu@zhangqiaokeyan.com

京公网安备:11010802029741号 ICP备案号:京ICP备15016152号-6 六维联合信息科技 (北京) 有限公司©版权所有
  • 客服微信

  • 服务号