首页> 外文会议> >Scalable multistage networks for multiprocessor system-on-chip design
【24h】

Scalable multistage networks for multiprocessor system-on-chip design

机译:可扩展的多级网络,用于多处理器片上系统设计

获取原文

摘要

This paper presents a micro-network that is a generic, scalable and multi-stage interconnect architecture for systems on chip (SoC). The network architecture relies on packet switching and point-to-point bi-directional links between the routers implementing the micro-network. The NoC provides a configurable number of OCP compliant communication interfaces for both initiators (masters) and targets (slaves). This network has been used in a multiprocessor SoC with 16 initiators and 16 slaves, and compared with an AMBA bus in terms of latency and saturation threshold.
机译:本文提出了一种微网络,该微网络是用于片上系统(SoC)的通用,可伸缩和多阶段互连体系结构。网络体系结构依赖于实现微网络的路由器之间的分组交换和点对点双向链接。 NoC为发起方(主方)和目标方(从方)提供了可配置数量的OCP兼容通信接口。该网络已在具有16个启动器和16个从机的多处理器SoC中使用,并在延迟和饱和阈值方面与AMBA总线进行了比较。

著录项

相似文献

  • 外文文献
  • 中文文献
  • 专利
获取原文

客服邮箱:kefu@zhangqiaokeyan.com

京公网安备:11010802029741号 ICP备案号:京ICP备15016152号-6 六维联合信息科技 (北京) 有限公司©版权所有
  • 客服微信

  • 服务号