首页> 外文会议> >Highly-integrated, quad bands /spl Delta//spl Sigma/ fractional-N frequency synthesizer design in 0.18-/spl mu/m standard CMOS process
【24h】

Highly-integrated, quad bands /spl Delta//spl Sigma/ fractional-N frequency synthesizer design in 0.18-/spl mu/m standard CMOS process

机译:高度集成的四频段/ spl Delta // spl Sigma /小数N频率合成器设计,采用0.18- / spl mu / m标准CMOS工艺

获取原文
获取外文期刊封面目录资料

摘要

A highly-integrated, quad bands frequency synthesizer (802.11a/b/g and GSM/DCS1800) is presented in this paper. This circuit is a single-path solution and the chip size is only half of the other dual-band frequency synthesizer works. By 50% frequency division technique, the quad-bands signals can be generated. Total power consumption for simultaneously quad-bands operation is 105mW, with apply voltage of 1.8V. Die area is 1.62mm/sup 2/.
机译:本文介绍了一种高度集成的四频段频率合成器(802.11a / b / g和GSM / DCS1800)。该电路是单路径解决方案,芯片尺寸仅为其他双频带频率合成器工作频率的一半。通过50%的分频技术,可以生成四频信号。施加四路电压为1.8V时,四频带同时工作的总功耗为105mW。模具面积为1.62mm / sup 2 /。

著录项

相似文献

  • 外文文献
  • 中文文献
  • 专利
获取原文

客服邮箱:kefu@zhangqiaokeyan.com

京公网安备:11010802029741号 ICP备案号:京ICP备15016152号-6 六维联合信息科技 (北京) 有限公司©版权所有
  • 客服微信

  • 服务号