Inf. Process. Lab. Dortmund Univ. of Technol. Dortmund Germany;
discrete cosine transforms; field programmable gate arrays; quantisation (signal); system-on-chip; video codecs; video coding; FPGA synthesis; SoC designs; image-video transformations; low-complexity multi-purpose IP core; multiplierless video transformations; quantized discrete cosine-integer transform; reconfigurable architecture; video CODEC; CORDIC; DCIT; DCT; FPGA; QDCIT; QDCT; integer transform; low power;
机译:可配置IP核的VLSI实现,用于量化离散余弦和整数变换
机译:容错和低复杂度整数逆离散余弦变换
机译:容错和低复杂度整数逆离散余弦变换
机译:用于量化离散余弦和整数变换的低复杂性多功能IP内核
机译:使用多维代数整数量化的离散余弦变换的无差错算法和体系结构。
机译:可控离散余弦变换(SDCT):硬件实现和性能分析
机译:用于量化离散余弦和整数变换的低复杂度多用途Ip核