Sch. of Comput. Sci. & Eng. Univ. of New South Wales Sydney NSW Australia;
encoding; instruction sets; low-power electronics; microprocessor chips; data bit-correlation; instruction memory data bus power efficiency; lower power processor-based system; multiway partial bus-invert coding; segmental bus-invert coding method; switching reduction;
机译:一种有效的减少指令存储器数据总线切换的分段总线反转编码方法
机译:减少指令存储器数据总线切换的高效分段总线反转编码方法
机译:总线反相编码,可实现低噪声,低功耗2eSST VME64x块传输
机译:用于指令存储器数据总线功率效率的分段总线转换编码方法
机译:等功率效率:一种通过功率预算扩展应用代码的方法
机译:不确定条件下鲁棒网络数据包络分析方法评估区域电网效率
机译:一种有效的减少指令存储器数据总线切换的分段总线反转编码方法
机译:多指令多数据分布式存储器的多维节点传输方法