首页> 外文会议>IEEE 26th International SOC Conference >A wide range programmable duty cycle corrector
【24h】

A wide range programmable duty cycle corrector

机译:多种可编程占空比校正器

获取原文
获取原文并翻译 | 示例

摘要

Advanced high-speed systems such as DDR3, GDDR5, XDR use double-data-rate (DDR) signaling to increase memory bandwidth where data bits are sent on both positive and negative edges of the clock. To achieve the same timing margins on both edges, a duty cycle corrector (DCC) is used to achieve 50% duty cycle. This paper proposes a programmable mixed-signal DCC. The DCC is implemented in TSMC 65nm technology. Experiment results show that proposed DCC works up to 7 GHz operating frequency for 30% – 70% input duty cycle range and produces output duty cycle with an error below ±1%.
机译:DDR3,GDDR5,XDR等高级高速系统使用双倍数据速率(DDR)信号来增加内存带宽,其中数据位在时钟的正沿和负沿上发送。为了在两个边缘上获得相同的时序余量,使用占空比校正器(DCC)来实现50%的占空比。本文提出了一种可编程的混合信号DCC。 DCC采用台积电65纳米技术实现。实验结果表明,建议的DCC在30%至70%的输入占空比范围内可达到7 GHz的工作频率,并产生误差小于±1%的输出占空比。

著录项

相似文献

  • 外文文献
  • 中文文献
  • 专利
获取原文

客服邮箱:kefu@zhangqiaokeyan.com

京公网安备:11010802029741号 ICP备案号:京ICP备15016152号-6 六维联合信息科技 (北京) 有限公司©版权所有
  • 客服微信

  • 服务号