Dept. of Electr. Comput. Eng., Carnegie Mellon Univ., Pittsburgh, PA;
circuit analysis computing; learning (artificial intelligence); logic design; network-on-chip; optimisation; NoC system architecture; heterogeneous network-on-chip platforms; machine learning techniques; optimization method; user-centric design space exploration;
机译:基于灵活的权衡感知的基于约束的设计空间探索,用于异构平台上的流式应用
机译:3D芯片网络的设计空间探索:基于灵敏度的优化方法
机译:节能可靠的3-D小世界片上网络的设计空间探索和优化
机译:以用户为中心的异构网络平台设计空间探索
机译:分层设计空间探索,用于使用异构嵌入式系统进行有效的应用程序设计。
机译:容错网络上环路路由器架构在内容互联网上的异构计算系统
机译:用于多核异构平台的RVC编解码器规范的高层设计空间探索