首页> 外文会议>2014 NORCHIP >A 9-bit 1-MS/s 7-μW SAR ADC for ultra low power radio
【24h】

A 9-bit 1-MS/s 7-μW SAR ADC for ultra low power radio

机译:用于超低功耗无线电的9位1-MS / s7-μWSAR ADC

获取原文
获取原文并翻译 | 示例

摘要

A 9-bit 1-MS/s successive-approximation (SAR) analog-to-digital converter (ADC) for ultra low power radio applications using 130 nm CMOS is presented. The ADC achieves a power consumption of 7/μW according to simulation results. This ultra low power is realized by employing a maximally simplified ADC architecture that consists of a dynamic latch comparator, a charge redistribution digital-to-analog converter (DAC), and a SAR logic block based on transmission gate flip-flops. Working at a supply voltage of 0.8 V, the SAR ADC achieves a FOM of 15 fJ/conversion.
机译:提出了一种用于使用130 nm CMOS的超低功耗无线电应用的9位1-MS / s逐次逼近(SAR)模数转换器(ADC)。根据仿真结果,ADC的功耗为7 /μW。这种超低功耗是通过采用最大程度简化的ADC架构实现的,该架构包括动态锁存比较器,电荷重新分配数模转换器(DAC)和基于传输门触发器的SAR逻辑模块。在0.8 V的电源电压下工作,SAR ADC的FOM为15 fJ /转换。

著录项

相似文献

  • 外文文献
  • 中文文献
  • 专利
获取原文

客服邮箱:kefu@zhangqiaokeyan.com

京公网安备:11010802029741号 ICP备案号:京ICP备15016152号-6 六维联合信息科技 (北京) 有限公司©版权所有
  • 客服微信

  • 服务号