高速数据采集系统的FPGA设计

摘要

介绍了一个超高速实时数据采集处理系统的设计与实现,它采用高速A/D+高速DSP+大容量FPGA的系统结构,具有体积小、实时性高、功能强等特点,可满足雷达、通信和图像处理应用中对高数据流通率和高速处理能力的要求.文中重点讨论了基于FPGA技术的双通道高速数据采集功能单元的硬件设计,并给出高速FIFO缓存关键代码的VHDL语言描述.

著录项

相似文献

  • 中文文献
  • 外文文献
  • 专利
获取原文

客服邮箱:kefu@zhangqiaokeyan.com

京公网安备:11010802029741号 ICP备案号:京ICP备15016152号-6 六维联合信息科技 (北京) 有限公司©版权所有
  • 客服微信

  • 服务号