首页> 中文会议>第九届北京学术交流月集成电路设计及其应用国际研讨会 >0.18um数字CMOS工艺下的高增益运算放大器设计

0.18um数字CMOS工艺下的高增益运算放大器设计

摘要

进入深亚微米领域之后,在片上系统中集成模拟器件面临高难度的挑战。文章基于SMIC 0.18um数字CMOS工艺,设计了一种基于增益增强技术的折叠式共源共栅运算放大器,并采用衬底校准技术增大了运放的输入摆幅,可用于13位30MHz采样频率的流水线模数转换器,并详细分析了受流水线性能限制的运放性能。仿真结果表明运放在1V的输入摆幅下开环增益大于100dB,8.5pF负载电容下单位增益带宽为322MHz,功耗仅为1.9mW。

著录项

相似文献

  • 中文文献
  • 外文文献
  • 专利
获取原文

客服邮箱:kefu@zhangqiaokeyan.com

京公网安备:11010802029741号 ICP备案号:京ICP备15016152号-6 六维联合信息科技 (北京) 有限公司©版权所有
  • 客服微信

  • 服务号