首页> 中文会议>第十二届计算机工程与工艺全国学术年会(NCCET'08) >基于0.13μm CMOS工艺的2.5Gb/s限幅放大器的设计与实现

基于0.13μm CMOS工艺的2.5Gb/s限幅放大器的设计与实现

摘要

限幅放大器(LA,limiting amplifier)作为接收器前端的关键部分,要求其具有高增益、足够的带宽以及较宽的输动态范围.本文采用了0.13μm CMOS工艺的设计,实现了一种传输速率为2.5Gb/s并用于LVDS接收器的前端限幅放大器.该放大器采用了改进的Cherry-Hooper结构以获得高的增益带宽积,同时用反比例级联结构和低电压降有源电感负载来提高系统带宽.此限幅放大器在2.5Gb/s速率上,输入动态范围为(100mV-1V),100Ω负载上的输出限幅在500mV左右.

著录项

相似文献

  • 中文文献
  • 外文文献
  • 专利
获取原文

客服邮箱:kefu@zhangqiaokeyan.com

京公网安备:11010802029741号 ICP备案号:京ICP备15016152号-6 六维联合信息科技 (北京) 有限公司©版权所有
  • 客服微信

  • 服务号