首页> 中文会议>第十三届全国容错计算学术会议 >基于COTS的空间信息处理系统抗SEU技术研究

基于COTS的空间信息处理系统抗SEU技术研究

摘要

为了提高基于商用器件(COTS)的空间信息处理系统在空间环境中的抗单粒子翻转(SEU)能力,提出了基于FPGA的多级容错机制,即系统级的双机容错设计和模块级的存储模块冗余设计,其中存储模块的冗余设计包括对SRAM的纠锗检错(EDAC)设计和对FLASH的三模冗余(TMR)设计。经过可靠性分析以及实验验证表明,多级容错机制使得空间信息处理系统的抗SEU能力得到了显著提高。论文提出的多级容错机制已成功实现,并运行良好。

著录项

相似文献

  • 中文文献
  • 外文文献
  • 专利
获取原文

客服邮箱:kefu@zhangqiaokeyan.com

京公网安备:11010802029741号 ICP备案号:京ICP备15016152号-6 六维联合信息科技 (北京) 有限公司©版权所有
  • 客服微信

  • 服务号