首页> 外国专利> AUTOMATED BALANCED GLOBAL CLOCK TREE SYNTHESIS IN MULTI LEVEL PHYSICAL HIERARCHY

AUTOMATED BALANCED GLOBAL CLOCK TREE SYNTHESIS IN MULTI LEVEL PHYSICAL HIERARCHY

机译:多层物理层次结构中自动平衡的全局时钟树综合

摘要

Embodiments provide for building a global clock tree. In embodiments, an example method includes inserting clock drivers at symmetric locations in one or more hierarchy levels of a plurality of hierarchy levels of an integrated circuit (IC) design. The example method further includes generating one or more routes by routing one or more nets within or across the one or more hierarchy levels of the plurality of hierarchy levels. The example method further includes matching symmetric routes of the one or more routes at each of the one or more hierarchy levels irrespective of a number of physical hierarchies each associated net spans. The example method further includes placing one or more ports at one or more signal entry points where routes of the one or more routes cross physical hierarchy blocks.
机译:实施例提供构建全局时钟树。 在实施例中,示例方法包括在集成电路(IC)设计的多个层级级别的一个或多个层级级别的对称位置处插入时钟驱动器。 示例方法还包括通过在多个层级级别的一个或多个层级级别内或跨越一个或多个层级之外的一个或多个网络来生成一个或多个路由。 示例方法还包括匹配每个相关网跨度的数量的物理层次结构的一个或多个层级水平的每个路线的一个或多个路由的对称路由。 示例方法还包括将一个或多个端口放置在一个或多个信号输入点,其中一个或多个路由交叉物理层次结构块的路由。

著录项

相似文献

  • 专利
  • 外文文献
  • 中文文献
获取专利

客服邮箱:kefu@zhangqiaokeyan.com

京公网安备:11010802029741号 ICP备案号:京ICP备15016152号-6 六维联合信息科技 (北京) 有限公司©版权所有
  • 客服微信

  • 服务号