首页> 外国专利> Frequency adjustable PLL clock generation for a PLL based microprocessor based on temperature and/or operating voltage and method therefor

Frequency adjustable PLL clock generation for a PLL based microprocessor based on temperature and/or operating voltage and method therefor

机译:基于温度和/或工作电压的基于PLL的微处理器的频率可调PLL时钟生成及其方法

摘要

A PLL based microprocessor whose frequency may be adjusted by using a microprocessor clock control circuit. The microprocessor clock control circuit comprises a circuit for providing a slew rate limited overdampened PLL that continuously seeks a new frequency, a circuit for selecting a current target frequency for the microprocessor, a circuit for comparing the current target frequency to the current frequency setting of the microprocessor, and a circuit for adjusting the current frequency setting of the microprocessor to match the current target frequency.
机译:一个基于PLL的微处理器,其频率可以通过使用微处理器时钟控制电路进行调整。微处理器时钟控制电路包括:一个电路,用于提供一个连续寻找新频率的压摆率受限的过阻尼PLL;一个电路,用于为微处理器选择一个当前目标频率;一个电路,用于将当前目标频率与处理器的当前频率设置进行比较。微处理器,以及用于调整微处理器的当前频率设置以匹配当前目标频率的电路。

著录项

  • 公开/公告号US5642388A

    专利类型

  • 公开/公告日1997-06-24

    原文格式PDF

  • 申请/专利权人 VLSI TECHNOLOGY INC.;

    申请/专利号US19950383334

  • 发明设计人 DAVID R. EVOY;

    申请日1995-02-03

  • 分类号H03D3/24;

  • 国家 US

  • 入库时间 2022-08-22 03:09:49

相似文献

  • 专利
  • 外文文献
  • 中文文献
获取专利

客服邮箱:kefu@zhangqiaokeyan.com

京公网安备:11010802029741号 ICP备案号:京ICP备15016152号-6 六维联合信息科技 (北京) 有限公司©版权所有
  • 客服微信

  • 服务号