首页> 外国专利> Scalable tester architecture with i-cached simd technology

Scalable tester architecture with i-cached simd technology

机译:具有i-cached simd技术的可扩展测试仪体系结构

摘要

A semiconductor tester high-speed system with Single Instruction-stream Multiple Data-stream (SIMD) organization, incorporating an event generator array, a plurality of pin channels for connecting to a device under test (DUT), a reconfigurable allocation switch for assignment of event generators to individual DUT pin channel connections, multi-clocking, and SIMD instruction cache. The result is a tester digital system exhibiting a maximum ratio of performance to hardware cost.
机译:具有单指令流多数据流(SIMD)组织的半导体测试仪高速系统,包括事件生成器阵列,用于连接到被测器件(DUT)的多个引脚通道,可重新配置的分配开关,用于分配事件发生器到各个DUT引脚通道连接,多时钟和SIMD指令高速缓存。结果是测试器数字系统表现出最大的性能与硬件成本之比。

著录项

  • 公开/公告号AU5604598A

    专利类型

  • 公开/公告日1998-07-31

    原文格式PDF

  • 申请/专利权人 SIMD SOLUTIONS INC.;

    申请/专利号AU19980056045

  • 发明设计人 TODD E ROCKOFF;

    申请日1997-12-12

  • 分类号H01L21/00;

  • 国家 AU

  • 入库时间 2022-08-22 02:53:03

相似文献

  • 专利
  • 外文文献
  • 中文文献
获取专利

客服邮箱:kefu@zhangqiaokeyan.com

京公网安备:11010802029741号 ICP备案号:京ICP备15016152号-6 六维联合信息科技 (北京) 有限公司©版权所有
  • 客服微信

  • 服务号