首页> 外国专利> CMOS circuit for implementing Boolean functions

CMOS circuit for implementing Boolean functions

机译:用于实现布尔功能的CMOS电路

摘要

A first transistor is connected to a second transistor so that the first and second transistors may be initially biased in a non-conducting state when a first node is at a first voltage potential and a second node is at a second voltage potential. A potential altering circuit selectively alters the voltage potential at the first and second nodes, causes the first and second transistors to be in a conducting state for accelerating a voltage transistion at the first and second nodes toward final values, and maintains the first and second nodes at their final voltage potentials for implementing a desired Boolean function.
机译:第一晶体管连接到第二晶体管,使得当第一节点处于第一电压电势并且第二节点处于第二电压电势时,第一晶体管和第二晶体管可以初始地偏置为非导通状态。电位改变电路选择性地改变第一节点和第二节点处的电压电势,使第一晶体管和第二晶体管处于导通状态,以将第一节点和第二节点处的电压晶体管加速到最终值,并保持第一节点和第二节点在其最终电势处实现所需的布尔函数。

著录项

  • 公开/公告号EP0647029B1

    专利类型

  • 公开/公告日2001-07-04

    原文格式PDF

  • 申请/专利权人 INTERGRAPH CORP;

    申请/专利号EP19940113977

  • 发明设计人 DRAPER DONALD A.;PARTOVI HAMID;

    申请日1994-09-07

  • 分类号H03K19/0948;

  • 国家 EP

  • 入库时间 2022-08-22 01:17:27

相似文献

  • 专利
  • 外文文献
  • 中文文献
获取专利

客服邮箱:kefu@zhangqiaokeyan.com

京公网安备:11010802029741号 ICP备案号:京ICP备15016152号-6 六维联合信息科技 (北京) 有限公司©版权所有
  • 客服微信

  • 服务号