首页> 外国专利> Programmable delay circuit for adjusting clock signal fed to Application Specific Integrated Circuit, provides simple phase adjustment of clock signals to take account of propagation time differences

Programmable delay circuit for adjusting clock signal fed to Application Specific Integrated Circuit, provides simple phase adjustment of clock signals to take account of propagation time differences

机译:可编程延迟电路,用于调整送入专用集成电路的时钟信号,提供时钟信号的简单相位调整,以考虑传播时间差异

摘要

Binary coded signals are fed to the clock input circuit to switch in series delay elements between the external clock signal source and the clocked circuit in the Application Specific Integrated Circuit.
机译:二进制编码信号被馈送到时钟输入电路,以在外部时钟信号源和专用集成电路中的时钟电路之间串联延迟元件。

著录项

  • 公开/公告号NL1018448C1

    专利类型

  • 公开/公告日2003-01-08

    原文格式PDF

  • 申请/专利权人 ERIC GUSTAAF SCHUELLER;

    申请/专利号NL20011018448

  • 发明设计人 ERIC GUSTAAF SCHUELLER;

    申请日2001-07-03

  • 分类号G11C19/28;H03L7/00;

  • 国家 NL

  • 入库时间 2022-08-22 00:02:10

相似文献

  • 专利
  • 外文文献
  • 中文文献
获取专利

客服邮箱:kefu@zhangqiaokeyan.com

京公网安备:11010802029741号 ICP备案号:京ICP备15016152号-6 六维联合信息科技 (北京) 有限公司©版权所有
  • 客服微信

  • 服务号