首页> 外国专利> Cost-Benefit Optimization for an Airgapped Integrated Circuit

Cost-Benefit Optimization for an Airgapped Integrated Circuit

机译:气密集成电路的成本效益优化

摘要

A computer implemented method, apparatus and program product provide automated processes for determining the most cost-effective use of airgaps in a microchip. The performance gains realized by using airgaps for a given net or layer may be calculated. These improvements may be paired to a monetary cost associated with implementing the applicable airgaps at that net/layer. The paired benefit and cost of the airgap scenario may be compared to other possible airgap uses at other layers/nets to determine which airgaps provide the best improvement for the lowest cost.
机译:计算机实现的方法,装置和程序产品提供了自动过程,用于确定微芯片中气隙的最经济有效的使用。可以计算通过使用给定网或层的气隙实现的性能增益。这些改进可以与在该网/层上实施适用的气隙相关的金钱成本配对。可以将气隙场景的配对收益和成本与其他层/网处的其他可能的气隙用途进行比较,以确定哪些气隙以最低的成本提供了最佳的改进。

著录项

相似文献

  • 专利
  • 外文文献
  • 中文文献
获取专利

客服邮箱:kefu@zhangqiaokeyan.com

京公网安备:11010802029741号 ICP备案号:京ICP备15016152号-6 六维联合信息科技 (北京) 有限公司©版权所有
  • 客服微信

  • 服务号