首页> 外国专利> APPARATUS AND SYSTEMS FOR VT INVARIANT DDR3 SDRAM WRITE LEVELING

APPARATUS AND SYSTEMS FOR VT INVARIANT DDR3 SDRAM WRITE LEVELING

机译:VT不变DDR3 SDRAM写水平的设备和系统

摘要

Apparatus and systems for improved PVT invariant fast rank switching in a DDR3 memory subsystem. A clock skew control circuit is provided between a memory controller and a DDR3 SDRAM memory subsystem to adjust skew between the DDR3 clock signal and data related signals (e.g., DQ and/or DQS). A initial write-leveling procedure determines the correct skew and programs a register file in the skew adjustment circuit. The register file includes a register for each of multiple ranks in the DDR3 memory. The values in each register serve to control selection of alignment of the data related signals to align with one of multiple phase shifted versions of a 1× DDR3 clock signal. The phase shifted clock signals are generated by clock divider circuits from a 2× DDR clock signal and use of a single fixed delay line approximating ⅛ of a 1× DDR3 clock period.
机译:用于改进DDR3存储器子系统中PVT不变快速秩切换的设备和系统。在存储器控制器和DDR3 SDRAM存储器子系统之间提供时钟偏移控制电路,以调整DDR3时钟信号和数据相关信号(例如,DQ和/或DQS)之间的偏移。初始写均衡过程确定正确的偏斜并在偏斜调整电路中对寄存器文件进行编程。该寄存器文件包括一个用于DDR3存储器中多个等级的寄存器。每个寄存器中的值用于控制与数据相关的信号的对齐方式的选择,以与1×DDR3时钟信号的多个相移版本之一对齐。时钟分频器电路从2x DDR时钟信号生成相移后的时钟信号,并使用一条固定的延迟线,近似1x DDR3时钟周期的1/3。

著录项

  • 公开/公告号US2010157700A1

    专利类型

  • 公开/公告日2010-06-24

    原文格式PDF

  • 申请/专利权人 CHENG-GANG KONG;THOMAS HUGHES;

    申请/专利号US20080339232

  • 发明设计人 CHENG-GANG KONG;THOMAS HUGHES;

    申请日2008-12-19

  • 分类号G11C8/18;G11C7/00;

  • 国家 US

  • 入库时间 2022-08-21 18:54:53

相似文献

  • 专利
  • 外文文献
  • 中文文献
获取专利

客服邮箱:kefu@zhangqiaokeyan.com

京公网安备:11010802029741号 ICP备案号:京ICP备15016152号-6 六维联合信息科技 (北京) 有限公司©版权所有
  • 客服微信

  • 服务号