首页> 外国专利> High voltage gain topology for analog circuits in short channel technologies

High voltage gain topology for analog circuits in short channel technologies

机译:短通道技术中模拟电路的高电压增益拓扑

摘要

A stacked MOS configuration for use in short channel length analog circuit technologies is provided. The stacked MOS configuration comprises a plurality of short-channel MOS transistors coupled in series and sharing a common gate terminal. In an embodiment, a first peripheral transistor provides a drain terminal for the stacked MOS configuration. A second peripheral transistor provides a source terminal for the stacked MOS configuration. Adjacent transistors in the stacked MOS configuration are connected in a drain-to-source configuration.
机译:提供了一种用于短通道长度模拟电路技术的堆叠式MOS配置。堆叠的MOS配置包括串联耦合并且共享公共栅极端子的多个短沟道MOS晶体管。在一个实施例中,第一外围晶体管为堆叠的MOS配置提供漏极端子。第二外围晶体管提供用于堆叠MOS配置的源极端子。堆叠式MOS配置中的相邻晶体管以漏极-源极配置连接。

著录项

  • 公开/公告号US7652520B2

    专利类型

  • 公开/公告日2010-01-26

    原文格式PDF

  • 申请/专利权人 FRANCESCO GATTA;

    申请/专利号US20050093052

  • 发明设计人 FRANCESCO GATTA;

    申请日2005-03-30

  • 分类号H03K17/687;

  • 国家 US

  • 入库时间 2022-08-21 18:48:59

相似文献

  • 专利
  • 外文文献
  • 中文文献
获取专利

客服邮箱:kefu@zhangqiaokeyan.com

京公网安备:11010802029741号 ICP备案号:京ICP备15016152号-6 六维联合信息科技 (北京) 有限公司©版权所有
  • 客服微信

  • 服务号