首页> 外国专利> Semiconductor integrated circuit with full-speed data transition scheme for DDR SDRAM at internally doubled clock testing application

Semiconductor integrated circuit with full-speed data transition scheme for DDR SDRAM at internally doubled clock testing application

机译:具有全速数据转换方案的半导体集成电路,用于内部双时钟测试应用中的DDR SDRAM

摘要

The present invention provides a circuit and a method for the full speed testing of semiconductor memory chips. The invention provides a full-speed data transition scheme for double data rate (DDR) synchronous dynamic random access memory (SDRAM). For high speed or double speed stress testing of DDR SDRAM, the internal clock is double the speed of the external clock. During high speed test, this causes the data to be written or presented to the data path two times. This invention provides a circuit and method for creating a full-speed data transition scheme to overcome this double speed testing problem.
机译:本发明提供了用于半导体存储芯片的全速测试的电路和方法。本发明提供了用于双倍数据速率(DDR)同步动态随机存取存储器(SDRAM)的全速数据转换方案。对于DDR SDRAM的高速或双倍速度压力测试,内部时钟速度是外部时钟速度的两倍。在高速测试期间,这导致两次将数据写入或呈现到数据路径。本发明提供了一种用于创建全速数据转换方案以克服这种双速测试问题的电路和方法。

著录项

  • 公开/公告号US7676708B2

    专利类型

  • 公开/公告日2010-03-09

    原文格式PDF

  • 申请/专利权人 MING-HUNG WANG;

    申请/专利号US20080220034

  • 发明设计人 MING-HUNG WANG;

    申请日2008-07-21

  • 分类号G11C29/00;

  • 国家 US

  • 入库时间 2022-08-21 18:47:42

相似文献

  • 专利
  • 外文文献
  • 中文文献
获取专利

客服邮箱:kefu@zhangqiaokeyan.com

京公网安备:11010802029741号 ICP备案号:京ICP备15016152号-6 六维联合信息科技 (北京) 有限公司©版权所有
  • 客服微信

  • 服务号