首页> 外国专利> Low cost comparator design for memory BIST

Low cost comparator design for memory BIST

机译:存储器BIST的低成本比较器设计

摘要

A comparator determines the fidelity of a response vector received from a memory under test. The comparator includes a first logic gate configured to output a first value that is the logical OR of a first proper subset of bits of the response vector. A second logic gate is configured to output a second value that is the logical NAND of the proper subset of bits. A first multiplexer is configured to select between the first and second values based on the value of a first bit of a check vector corresponding to the response vector.
机译:比较器确定从被测存储器接收到的响应向量的保真度。比较器包括第一逻辑门,该第一逻辑门被配置为输出第一值,该第一值是响应矢量的位的第一适当子集的逻辑或。第二逻辑门被配置为输出第二值,该第二值是适当的位子集的逻辑与非。第一多路复用器被配置为基于与响应向量相对应的校验向量的第一比特的值在第一和第二值之间进行选择。

著录项

  • 公开/公告号US8228750B2

    专利类型

  • 公开/公告日2012-07-24

    原文格式PDF

  • 申请/专利权人 SREEJIT CHAKRAVARTY;

    申请/专利号US20100879110

  • 发明设计人 SREEJIT CHAKRAVARTY;

    申请日2010-09-10

  • 分类号G11C29/00;

  • 国家 US

  • 入库时间 2022-08-21 17:29:14

相似文献

  • 专利
  • 外文文献
  • 中文文献
获取专利

客服邮箱:kefu@zhangqiaokeyan.com

京公网安备:11010802029741号 ICP备案号:京ICP备15016152号-6 六维联合信息科技 (北京) 有限公司©版权所有
  • 客服微信

  • 服务号