首页> 外国专利> ANALOG CIRCUIT WITH IMPROVED LAYOUT FOR MISMATCH OPTIMIZATION

ANALOG CIRCUIT WITH IMPROVED LAYOUT FOR MISMATCH OPTIMIZATION

机译:具有改进布局的模拟电路,可优化误配

摘要

Embodiments include a semiconductor device comprising: a substrate; a first transistor formed on the substrate; and a second transistor formed on the substrate, wherein a common region of the semiconductor device forms (i) a drain region of the first transistor, and (ii) a source region of the second transistor, and wherein a gate region of the first transistor is electrically coupled to a gate region of the second transistor.
机译:实施例包括一种半导体器件,该半导体器件包括:基板;以及基板。在衬底上形成的第一晶体管;以及形成在基板上的第二晶体管,其中,半导体器件的公共区域形成(i)第一晶体管的漏极区域,以及(ii)第二晶体管的源极区域,并且其中第一晶体管的栅极区域与第二晶体管的栅极区电耦合。

著录项

  • 公开/公告号US2015028422A1

    专利类型

  • 公开/公告日2015-01-29

    原文格式PDF

  • 申请/专利权人 MARVELL WORLD TRADE LTD.;

    申请/专利号US201414337539

  • 发明设计人 ALBERT WU;

    申请日2014-07-22

  • 分类号H01L27/088;H01L21/77;

  • 国家 US

  • 入库时间 2022-08-21 15:22:15

相似文献

  • 专利
  • 外文文献
  • 中文文献
获取专利

客服邮箱:kefu@zhangqiaokeyan.com

京公网安备:11010802029741号 ICP备案号:京ICP备15016152号-6 六维联合信息科技 (北京) 有限公司©版权所有
  • 客服微信

  • 服务号