首页> 外国专利> Semiconductor device having a gate stack with tunable work function

Semiconductor device having a gate stack with tunable work function

机译:具有具有可调功函数的栅极叠层的半导体器件

摘要

A method for fabricating a gate stack of a semiconductor device comprises forming a first dielectric layer over a channel region of the device, forming a first nitride layer over the first dielectric layer, depositing a scavenging layer on the first nitride layer, forming a capping layer over the scavenging layer, removing portions of the capping layer and the scavenging layer to expose a portion of the first nitride layer in a n-type field effect transistor (nFET) region of the gate stack, forming a first gate metal layer over the first nitride layer and the capping layer, depositing a second nitride layer on the first gate metal layer, and depositing a gate electrode material on the second nitride layer.
机译:一种用于制造半导体器件的栅极叠层的方法,包括:在器件的沟道区上方形成第一介电层;在第一介电层上方形成第一氮化物层;在第一氮化物层上沉积清除层;形成覆盖层。在清除层上,去除覆盖层和清除层的一部分,以在栅叠层的n型场效应晶体管(nFET)区域中暴露一部分第一氮化物层,从而在第一层上形成第一栅金属层氮化物层和覆盖层,在第一栅极金属层上沉积第二氮化物层,并在第二氮化物层上沉积栅电极材料。

著录项

相似文献

  • 专利
  • 外文文献
  • 中文文献
获取专利

客服邮箱:kefu@zhangqiaokeyan.com

京公网安备:11010802029741号 ICP备案号:京ICP备15016152号-6 六维联合信息科技 (北京) 有限公司©版权所有
  • 客服微信

  • 服务号