首页> 外国专利> Resistive processing units with complementary metal-oxide-semiconductor non-volatile analog memory

Resistive processing units with complementary metal-oxide-semiconductor non-volatile analog memory

机译:带有互补金属氧化物半导体非易失性模拟存储器的电阻处理单元

摘要

A cross-bar array includes one or more input row lines, one or more output column lines, one or more resistive processing units (RPUs) coupled at one or more intersections of the input row lines and the output column lines, and a control circuit. A given one of the RPUs includes an analog memory element including a first terminal coupled to a given one of the input row lines and a second terminal coupled to a given one of the output column lines. The analog memory element includes a complementary metal-oxide-semiconductor structure including an n-type field-effect transistor and a p-type field-effect transistor. A gate of the n-type field-effect transistor is coupled to a gate of the p-type field effect transistor to provide a floating gate. The control circuit is configured to read a synaptic weight value of the given RPU by measuring a stored electrical charge of the floating gate.
机译:交叉阵列包括:一个或多个输入行线,一个或多个输出列线,在输入行线和输出列线的一个或多个交点处耦合的一个或多个电阻处理单元(RPU),以及控制电路。给定的一个RPU包括模拟存储元件,该模拟存储元件包括耦合到输入行的给定输入线的第一端子和耦合到输出列的给定的输出线的第二端子。模拟存储元件包括互补金属氧化物半导体结构,该互补金属氧化物半导体结构包括n型场效应晶体管和p型场效应晶体管。 n型场效应晶体管的栅极耦合到p型场效应晶体管的栅极以提供浮置栅极。控制电路被配置为通过测量浮置栅极的存储电荷来读取给定RPU的突触权重值。

著录项

  • 公开/公告号US10741611B1

    专利类型

  • 公开/公告日2020-08-11

    原文格式PDF

  • 申请/专利权人 INTERNATIONAL BUSINESS MACHINES CORPORATION;

    申请/专利号US201916272158

  • 发明设计人 EFFENDI LEOBANDUNG;

    申请日2019-02-11

  • 分类号G11C11;H01L27/24;G11C13;H01L27/11521;G06N3/08;G11C5/06;

  • 国家 US

  • 入库时间 2022-08-21 11:31:32

相似文献

  • 专利
  • 外文文献
  • 中文文献
获取专利

客服邮箱:kefu@zhangqiaokeyan.com

京公网安备:11010802029741号 ICP备案号:京ICP备15016152号-6 六维联合信息科技 (北京) 有限公司©版权所有
  • 客服微信

  • 服务号