首页> 中国专利> 一种lvds高速串行通信时钟同步实现方法及系统

一种lvds高速串行通信时钟同步实现方法及系统

摘要

本发明提供了一种lvds高速串行通信时钟同步实现方法及系统,其方法包括:预设数目个时钟采样电路、时钟选择控制电路和数据输出选择电路,其中:基于预设数目个时钟采样电路,分别对数据同步头的串行输入数据进行采样,并获得预设数目个采样时钟数据和预设数目个串行输入数据;基于时钟选择控制电路,对获得的预设数目个采样时钟数据进行预设比较处理,选择最优时钟数据,并根据最优时钟数据,确定最优时钟采样电路;基于数据输出选择电路和时钟选择控制电路确定的最优时钟采样电路,从预设数目个串行输入数据中选择与最优时钟采样电路相关的串行输入数据进行数据输出。通过设置数字电路进行串行通信,不仅设计逻辑小,还降低通信功耗和使用面积。

著录项

  • 公开/公告号CN111404631B

    专利类型发明专利

  • 公开/公告日2022-02-18

    原文格式PDF

  • 申请/专利号CN202010117247.7

  • 发明设计人 谢文平;

    申请日2020-02-25

  • 分类号H04J3/06(20060101);

  • 代理机构11399 北京冠和权律师事务所;

  • 代理人张楠楠

  • 地址 100000 北京市海淀区西三旗建材城内1幢一层101号

  • 入库时间 2022-08-23 13:07:53

相似文献

  • 专利
  • 中文文献
  • 外文文献
获取专利

客服邮箱:kefu@zhangqiaokeyan.com

京公网安备:11010802029741号 ICP备案号:京ICP备15016152号-6 六维联合信息科技 (北京) 有限公司©版权所有
  • 客服微信

  • 服务号