首页> 中国专利> 一种FPGA芯片基本单元的设计方法

一种FPGA芯片基本单元的设计方法

摘要

本发明涉及一种FPGA芯片基本单元的设计方法,该方法包括:获取FPGA芯片的基本单元;获取所述基本单元输入输出端口的时序约束信息,并根据所述时序约束信息完成所述基本单元的内部物理设计;获取所述基本单元中要穿过的金属线的时序约束信息,根据所述金属线的时序约束完成所述金属线布线;对所述金属线的布线结果进行仿真;确定所述基本单元为物理上完全独立的单元后,并以此产生FPGA芯片的网表;根据所述网表生产流片。本发明通过各个在物理上独立的基本单元,自由组合出满足不同的需求、尺寸以及适合各种工艺的芯片;进而缩短芯片的生产时间,减少工作量,加快芯片产品上市时间,进而降低成本。

著录项

  • 公开/公告号CN107038267B

    专利类型发明专利

  • 公开/公告日2021-06-18

    原文格式PDF

  • 申请/专利权人 京微雅格(北京)科技有限公司;

    申请/专利号CN201610080684.X

  • 发明设计人 刘成利;

    申请日2016-02-04

  • 分类号G06F30/347(20200101);G06F111/04(20200101);

  • 代理机构11309 北京亿腾知识产权代理事务所(普通合伙);

  • 代理人陈霁

  • 地址 100176 北京市大兴区经济技术开发区地盛北街1号A区8号楼401室-11(集中办公区)

  • 入库时间 2022-08-23 11:59:36

相似文献

  • 专利
  • 中文文献
  • 外文文献
获取专利

客服邮箱:kefu@zhangqiaokeyan.com

京公网安备:11010802029741号 ICP备案号:京ICP备15016152号-6 六维联合信息科技 (北京) 有限公司©版权所有
  • 客服微信

  • 服务号