首页> 中国专利> 时间数字转换器延迟链内插的多沿变位置编码方法

时间数字转换器延迟链内插的多沿变位置编码方法

摘要

一种时间数字转换器延迟链内插的多沿变位置编码方法,该方法包括:将延迟链数据分片并行处理,对各片进行温度计码‑二进制码转换并得到标志位,将相邻片标志位进行异或处理;将相邻的多片合并成组,每组利用标志位异或结果确定沿变所在分片的位置序号及沿变类型;综合有沿变分片的位置序号、片内二进制码转换结果,根据应用需求输出一个或多个沿变位置编码。本发明提出的时间数字转换器延迟链内插的多沿变位置编码方法,将延迟链数据分片,充分利用硬件的并行性特点,有效节省逻辑资源量,并且根据片内统计信息确定沿变位置,能够达到和常用的逐一定位编码方法相同的精度。

著录项

  • 公开/公告号CN111142357B

    专利类型发明专利

  • 公开/公告日2021-04-23

    原文格式PDF

  • 申请/专利权人 中国科学技术大学;

    申请/专利号CN201911403091.2

  • 申请日2019-12-30

  • 分类号G04F10/00(20060101);

  • 代理机构11021 中科专利商标代理有限责任公司;

  • 代理人吴梦圆

  • 地址 230026 安徽省合肥市包河区金寨路96号

  • 入库时间 2022-08-23 11:40:28

相似文献

  • 专利
  • 中文文献
  • 外文文献
获取专利

客服邮箱:kefu@zhangqiaokeyan.com

京公网安备:11010802029741号 ICP备案号:京ICP备15016152号-6 六维联合信息科技 (北京) 有限公司©版权所有
  • 客服微信

  • 服务号