首页> 中国专利> 基于区域时钟的优化FPGA芯片布局的方法

基于区域时钟的优化FPGA芯片布局的方法

摘要

本发明涉及一种基于区域时钟的优化FPGA芯片布局的方法,包括:初始化网表,在所述网表中例化区域时钟缓冲器rbuf和寄存器reg,确定rbuf和reg之间的连接关系;根据所述连接关系,将一个rbuf和所述一个rbuf驱动的多个reg封装为一个宏单元;基于所述宏单元进行全局布局,确定每一个宏单元的布局区域;在所述布局区域内进行局部布局,在每一个所述宏单元内确定每个reg的布局位置。本发明提供的方法,能够将同一区域时钟驱动的寄存器的物理位置设置在一个较小的区域内,实现了FPGA布局的优化,减小后续时钟线的布线长度,提高可布性,降低FPGA芯片的功耗。

著录项

  • 公开/公告号CN105680848B

    专利类型发明专利

  • 公开/公告日2018-11-06

    原文格式PDF

  • 申请/专利权人 京微雅格(北京)科技有限公司;

    申请/专利号CN201410664728.4

  • 发明设计人 蒋中华;黄攀;吴鑫;靳松;

    申请日2014-11-19

  • 分类号

  • 代理机构北京亿腾知识产权代理事务所;

  • 代理人陈霁

  • 地址 100083 北京市海淀区学院路30号天工大厦B座20层

  • 入库时间 2022-08-23 10:19:48

法律信息

  • 法律状态公告日

    法律状态信息

    法律状态

  • 2018-11-06

    授权

    授权

  • 2016-07-13

    实质审查的生效 IPC(主分类):H03K19/177 申请日:20141119

    实质审查的生效

  • 2016-07-13

    实质审查的生效 IPC(主分类):H03K 19/177 申请日:20141119

    实质审查的生效

  • 2016-06-15

    公开

    公开

  • 2016-06-15

    公开

    公开

相似文献

  • 专利
  • 中文文献
  • 外文文献
获取专利

客服邮箱:kefu@zhangqiaokeyan.com

京公网安备:11010802029741号 ICP备案号:京ICP备15016152号-6 六维联合信息科技 (北京) 有限公司©版权所有
  • 客服微信

  • 服务号