首页> 中国专利> 二进制翻译中标志位的优化处理方法

二进制翻译中标志位的优化处理方法

摘要

本发明涉及指令集体系结构、二进制翻译技术领域,本发明针对二进制翻译中的解释执行提出了即时计算与延迟计算相结合的解决方法,用于优化解释执行中的标志位处理。对二进制翻译中的动态翻译提出了数据流分析和延迟计算相结合的解决方法,优化动态翻译时的标志位处理,该方法在基本翻译单元内采用数据流分析方法删除处理冗余标志位的目标代码,而在翻译单元之间采用延迟计算方法减少翻译单元之间处理冗余标志位而生成的冗余目标代码。以下简称DFADC法。通过上述两种方法,可以使翻译时减少用于仿真源ISA的标志位而产生的目标代码数量,提高了翻译代码的质量,从而使翻译执行速度得到提高。

著录项

  • 公开/公告号CN1296815C

    专利类型发明授权

  • 公开/公告日2007-01-24

    原文格式PDF

  • 申请/专利权人 中国科学院计算技术研究所;

    申请/专利号CN200310102443.3

  • 申请日2003-10-21

  • 分类号G06F7/38(20060101);G06F9/06(20060101);G06F9/30(20060101);

  • 代理机构11021 中科专利商标代理有限责任公司;

  • 代理人周国城

  • 地址 100080 北京市中关村科学院南路6号

  • 入库时间 2022-08-23 08:59:04

法律信息

  • 法律状态公告日

    法律状态信息

    法律状态

  • 2007-01-24

    授权

    授权

  • 2004-11-17

    实质审查的生效

    实质审查的生效

  • 2004-09-15

    公开

    公开

相似文献

  • 专利
  • 中文文献
  • 外文文献
获取专利

客服邮箱:kefu@zhangqiaokeyan.com

京公网安备:11010802029741号 ICP备案号:京ICP备15016152号-6 六维联合信息科技 (北京) 有限公司©版权所有
  • 客服微信

  • 服务号