首页> 中国专利> 在FPGA中实现ZBT读写的时序稳定度的系统及方法

在FPGA中实现ZBT读写的时序稳定度的系统及方法

摘要

本发明公开了在FPGA中实现ZBT读写的时序稳定度的系统及方法,所述系统包括ZBT SRAM读写控制器,ZBT SRAM读写控制器包括:时钟树、主控状态机、全局复位模块、伪随机数产生器、时钟相位调整模块、读写测试模块、ZBT读操作控制器、ZBT写操作控制器及输入输出延时控制器。本发明可以确保ZBT读写时序稳定,FPGA开发工程师可以将主要精力放在产品的功能调试上,而不必再通过费时费力的增量编译、手工布局布线、区域反标注、甚至盲目调整输出时钟相位的方式等技巧实现。

著录项

  • 公开/公告号CN104795091B

    专利类型发明专利

  • 公开/公告日2017-05-03

    原文格式PDF

  • 申请/专利权人 信阳师范学院;王鹏;

    申请/专利号CN201510211568.2

  • 申请日2015-04-29

  • 分类号G11C7/10(20060101);

  • 代理机构41109 郑州中原专利事务所有限公司;

  • 代理人李想

  • 地址 464000 河南省信阳市浉河区长安路237号

  • 入库时间 2022-08-23 09:55:39

法律信息

  • 法律状态公告日

    法律状态信息

    法律状态

  • 2019-04-16

    未缴年费专利权终止 IPC(主分类):G11C 7/10 授权公告日:20170503 终止日期:20180429 申请日:20150429

    专利权的终止

  • 2017-05-03

    授权

    授权

  • 2017-05-03

    授权

    授权

  • 2015-08-26

    实质审查的生效 IPC(主分类):G11C7/10 申请日:20150429

    实质审查的生效

  • 2015-08-26

    实质审查的生效 IPC(主分类):G11C 7/10 申请日:20150429

    实质审查的生效

  • 2015-07-22

    公开

    公开

  • 2015-07-22

    公开

    公开

查看全部

相似文献

  • 专利
  • 中文文献
  • 外文文献
获取专利

客服邮箱:kefu@zhangqiaokeyan.com

京公网安备:11010802029741号 ICP备案号:京ICP备15016152号-6 六维联合信息科技 (北京) 有限公司©版权所有
  • 客服微信

  • 服务号