首页> 中国专利> 一种基于时钟管理器和FPGA的串行/解串器时钟源

一种基于时钟管理器和FPGA的串行/解串器时钟源

摘要

本发明公开了一种基于时钟管理器和FPGA的串行/解串器时钟源,其工作原理为:FPGA接收背板传输来的主备份时钟信号,由于所采用时钟管理器本身的特点,上电后,FPGA可以输出主备份的时钟信号给第一时钟管理器和第二时钟管理器,第一时钟管理器和第二时钟管理器配置成功后,可以输出同相或不同相位频率的时钟,本发明中FPGA输出8路时钟信号给SerDes,第一时钟管理器和第二时钟管理器输出共8路时钟信号给SerDes,FPGA输出的时钟与两片时钟管理器输出的时钟构成主备份关系,实际工作中可以根据调试结果选择最终的时钟来源,方便设计的灵活性、提高设计的可靠性。

著录项

法律信息

  • 法律状态公告日

    法律状态信息

    法律状态

  • 2017-01-25

    授权

    授权

  • 2015-02-04

    实质审查的生效 IPC(主分类):G05B 19/042 申请日:20140919

    实质审查的生效

  • 2015-01-07

    公开

    公开

相似文献

  • 专利
  • 中文文献
  • 外文文献
获取专利

客服邮箱:kefu@zhangqiaokeyan.com

京公网安备:11010802029741号 ICP备案号:京ICP备15016152号-6 六维联合信息科技 (北京) 有限公司©版权所有
  • 客服微信

  • 服务号