首页> 中国专利> 一种实时并行的电子稳像系统设计方法

一种实时并行的电子稳像系统设计方法

摘要

为了解决现阶段FPGA电子稳像的非实时性和基于陀螺和伺服系统稳像装置大体积、高造价、高功耗的缺点,本发明提出了一种实时并行电子稳像系统的设计方法,该方法首先根据超图像的特点选择RBWTCFS算法用于确定本电子稳像系统所需的DSP个数,然后步根据所确定的DSP的个数,设计本电子稳像系统的硬件部分,以实现实时并行电子稳像系统的设计;该方法不仅能够满足电子稳像的实时性要求和某些特殊场合小型化、低造价、低功耗的要求,同时改善了系统的稳像效果。

著录项

  • 公开/公告号CN102523374B

    专利类型发明专利

  • 公开/公告日2014-02-19

    原文格式PDF

  • 申请/专利权人 北京理工大学;

    申请/专利号CN201110427963.6

  • 发明设计人 许廷发;徐磊;吴威;闫辉;张增;

    申请日2011-12-19

  • 分类号H04N5/21(20060101);

  • 代理机构11120 北京理工大学专利中心;

  • 代理人李爱英;郭德忠

  • 地址 100081 北京市海淀区中关村南大街5号

  • 入库时间 2022-08-23 09:17:34

法律信息

  • 法律状态公告日

    法律状态信息

    法律状态

  • 2016-02-10

    未缴年费专利权终止 IPC(主分类):H04N 5/21 授权公告日:20140219 终止日期:20141219 申请日:20111219

    专利权的终止

  • 2014-02-19

    授权

    授权

  • 2012-09-05

    实质审查的生效 IPC(主分类):H04N 5/21 申请日:20111219

    实质审查的生效

  • 2012-06-27

    公开

    公开

相似文献

  • 专利
  • 中文文献
  • 外文文献
获取专利

客服邮箱:kefu@zhangqiaokeyan.com

京公网安备:11010802029741号 ICP备案号:京ICP备15016152号-6 六维联合信息科技 (北京) 有限公司©版权所有
  • 客服微信

  • 服务号