首页> 中国专利> 时钟信号电路设计方法、装置、存储介质及电子设备

时钟信号电路设计方法、装置、存储介质及电子设备

摘要

本申请公开了一种时钟信号电路设计方法、装置、存储介质及电子设备,涉及计算机技术领域,该方法包括:获取电路板的多个三维模型,每个所述三维模型中分别按照特定桥接策略设置时钟信号电路的信号回流地孔,所述时钟信号电路切换参考层;在目标信号频率范围内对每个所述三维模型进行散射参数仿真处理,生成每个所述三维模型对应的电磁干扰仿真模型;基于每个所述电磁干扰仿真模型进行电磁干扰仿真处理,得到每个所述三维模型对应电磁干扰数据;比较每个所述三维模型对应电磁干扰数据,以确定所述信号回流地孔的目标桥接策略,所述目标桥接策略用于在所述电路板中布置所述信号回流地孔。本申请可以可靠地提升电路板中时钟信号电路的设计效率。

著录项

  • 公开/公告号CN114036887A

    专利类型发明专利

  • 公开/公告日2022-02-11

    原文格式PDF

  • 申请/专利权人 深圳TCL新技术有限公司;

    申请/专利号CN202111490865.7

  • 发明设计人 余灿强;

    申请日2021-12-08

  • 分类号G06F30/39(20200101);G06F30/394(20200101);G06F115/12(20200101);

  • 代理机构44570 深圳紫藤知识产权代理有限公司;

  • 代理人魏学昊

  • 地址 518052 广东省深圳市南山区西丽街道中山园路1001号国际E城D4栋9楼

  • 入库时间 2023-06-19 14:09:38

法律信息

  • 法律状态公告日

    法律状态信息

    法律状态

  • 2022-03-01

    实质审查的生效 IPC(主分类):G06F30/39 专利申请号:2021114908657 申请日:20211208

    实质审查的生效

相似文献

  • 专利
  • 中文文献
  • 外文文献
获取专利

客服邮箱:kefu@zhangqiaokeyan.com

京公网安备:11010802029741号 ICP备案号:京ICP备15016152号-6 六维联合信息科技 (北京) 有限公司©版权所有
  • 客服微信

  • 服务号