首页> 中国专利> 一种GPU并行加速的包络对齐快速实现方法

一种GPU并行加速的包络对齐快速实现方法

摘要

本发明涉及雷达信号处理技术领域,公开了一种GPU并行加速的包络对齐快速实现方法,利用GPU强大的硬件性能对累积相邻相关包络对齐算法进行并行优化:首先对观测目标回波距离压缩结果插值处理,选定基准回波包络,利用GPU并行处理架构,同时计算其余回波与基准回波包络之间的相关函数值及偏移值,实现粗对齐;再计算粗对齐后所有回波的平均包络作为基准包络,利用GPU并行计算所有回波与该基准包络的相关函数值及偏移值,实现精对齐;最后迭代精对齐过程,直至迭代终止。本发明在保证包络对齐效果的基础上,大幅降低包络对齐算法的复杂度,提高计算效率,为实时ISAR成像提供支撑。

著录项

  • 公开/公告号CN112991140A

    专利类型发明专利

  • 公开/公告日2021-06-18

    原文格式PDF

  • 申请/专利权人 西安电子科技大学;

    申请/专利号CN202110200742.9

  • 申请日2021-02-23

  • 分类号G06T1/20(20060101);

  • 代理机构61218 西安睿通知识产权代理事务所(特殊普通合伙);

  • 代理人惠文轩

  • 地址 710071 陕西省西安市雁塔区太白南路2号

  • 入库时间 2023-06-19 11:29:13

法律信息

  • 法律状态公告日

    法律状态信息

    法律状态

  • 2022-11-18

    授权

    发明专利权授予

相似文献

  • 专利
  • 中文文献
  • 外文文献
获取专利

客服邮箱:kefu@zhangqiaokeyan.com

京公网安备:11010802029741号 ICP备案号:京ICP备15016152号-6 六维联合信息科技 (北京) 有限公司©版权所有
  • 客服微信

  • 服务号