首页> 中国专利> DDR5客户端PMIC上电序列和状态转变

DDR5客户端PMIC上电序列和状态转变

摘要

一种装置包括多个寄存器和包括多个引脚的主机接口。所述多个寄存器中的一个寄存器可以是功率状态进入寄存器,所述功率状态进入寄存器被配置为控制进入低功率状态。所述多个引脚中的一个引脚可以是使能引脚。所述装置可以被配置为响应于将所述功率状态进入寄存器设置为第一值并且向所述使能引脚提供具有第一电平的信号而进入所述低功率状态。所述装置可以被配置为响应于向所述使能引脚提供具有第二电平的所述信号而退出所述低功率状态。在退出所述低功率状态之后,所述装置可以进入空闲状态。所述低功率状态可以比所述空闲状态消耗更少的功率。所述使能引脚被实现为被配置为控制多个稳压器的状态的输入。

著录项

  • 公开/公告号CN112148109A

    专利类型发明专利

  • 公开/公告日2020-12-29

    原文格式PDF

  • 申请/专利权人 瑞萨电子美国有限公司;

    申请/专利号CN202010600630.8

  • 发明设计人 S·A·帕特尔;任晨晓;

    申请日2020-06-28

  • 分类号G06F1/3296(20190101);

  • 代理机构11256 北京市金杜律师事务所;

  • 代理人李辉

  • 地址 美国加利福尼亚州

  • 入库时间 2023-06-19 09:21:28

法律信息

  • 法律状态公告日

    法律状态信息

    法律状态

  • 2022-06-14

    实质审查的生效 IPC(主分类):G06F 1/3296 专利申请号:2020106006308 申请日:20200628

    实质审查的生效

相似文献

  • 专利
  • 中文文献
  • 外文文献
获取专利

客服邮箱:kefu@zhangqiaokeyan.com

京公网安备:11010802029741号 ICP备案号:京ICP备15016152号-6 六维联合信息科技 (北京) 有限公司©版权所有
  • 客服微信

  • 服务号