首页> 中国专利> 一种基于ID和FSM结合的电路可信性设计方法

一种基于ID和FSM结合的电路可信性设计方法

摘要

本发明公开了一种基于ID和FSM结合的电路可信性设计方法,该方法主要包括三个部分:密钥(KEY)逻辑控制单元、有限状态机(FSM)和芯片模糊插入逻辑。KEY逻辑控制单元将ID(身份认证)部分比特位与KEY进行逻辑粘合形成序列Y,用于控制FSM跳转;FSM复制其中的一些状态,ID剩余比特位决定跳转到这些复制位中的哪一个,再通过序列Y匹配下一次跳转。模糊插入单元将FSM的输出同芯片内部节点进行逻辑粘合并匹配电路工作模式。若KEY不正确,电路无法正确进入正常状态,即处于模糊状态。本发明通过插入结合ID的FSM控制内部节点,对电路节点信息进行了隐藏,降低攻击者施加攻击的准确性,同时集成芯片ID,有效提高电路的不可复制性,大大提高于集成电路的可信性。

著录项

  • 公开/公告号CN104951579A

    专利类型发明专利

  • 公开/公告日2015-09-30

    原文格式PDF

  • 申请/专利权人 北京大学;

    申请/专利号CN201410122914.5

  • 申请日2014-03-28

  • 分类号G06F17/50(20060101);G06F21/44(20130101);

  • 代理机构

  • 代理人

  • 地址 100871 北京市海淀区颐和园路5号北京大学

  • 入库时间 2023-12-18 11:23:54

法律信息

  • 法律状态公告日

    法律状态信息

    法律状态

  • 2020-01-10

    发明专利申请公布后的驳回 IPC(主分类):G06F17/50 申请公布日:20150930 申请日:20140328

    发明专利申请公布后的驳回

  • 2017-01-18

    实质审查的生效 IPC(主分类):G06F17/50 申请日:20140328

    实质审查的生效

  • 2015-09-30

    公开

    公开

相似文献

  • 专利
  • 中文文献
  • 外文文献
获取专利

客服邮箱:kefu@zhangqiaokeyan.com

京公网安备:11010802029741号 ICP备案号:京ICP备15016152号-6 六维联合信息科技 (北京) 有限公司©版权所有
  • 客服微信

  • 服务号