首页> 中国专利> 可防止BIOS数据存取失败的装置及其电脑装置

可防止BIOS数据存取失败的装置及其电脑装置

摘要

本发明提出一种可防止BIOS数据存取失败的装置,可在BIOS存取失败时,由使用者切换或由电路系统自行切换至另一个备用的BIOS装置,因此不必为了进行补救,而去采用软件程序取代BIOS装置或是拆卸机器直接更换BIOS装置,如此可达到进一步的防护效果。本发明亦利用上述可防止BIOS数据存取失败的装置,来构成一种具有备份BIOS的电脑装置,在BIOS数据存取失败时,只要调整一开关即可以由备分的BIOS装置来取代原本的BIOS装置。

著录项

  • 公开/公告号CN1293407A

    专利类型发明专利

  • 公开/公告日2001-05-02

    原文格式PDF

  • 申请/专利权人 神基科技股份有限公司;

    申请/专利号CN99123189.9

  • 发明设计人 郑育明;

    申请日1999-10-19

  • 分类号G06F12/16;

  • 代理机构上海专利商标事务所;

  • 代理人沈昭坤

  • 地址 台湾省新竹科学工业园区新竹县创新一路

  • 入库时间 2023-12-17 13:50:20

法律信息

  • 法律状态公告日

    法律状态信息

    法律状态

  • 2008-12-17

    专利权的终止(未缴年费专利权终止)

    专利权的终止(未缴年费专利权终止)

  • 2004-01-14

    授权

    授权

  • 2001-05-02

    公开

    公开

  • 2000-03-22

    实质审查请求的生效

    实质审查请求的生效

说明书

本发明有关于一种可防止BIOS数据存取失败的装置,以及将此装置应用于电脑装置中而形成的具有备份BIOS的电脑装置。

目前的电脑装置,无论是笔记本型电脑或是台式电脑,所使用的BIOS装置均采用快擦写存储器(flash memory)的设计。但是如果快擦写存储器存取失败时,BIOS数据无法存取将会使系统无法动作。当遭到此类问题时,一般的补救方法有:以软件程序去取代快擦写存储器装置的动作,或是,拆卸机器直接更换快擦写存储器,然而这两种方式均十分地麻烦,而且对于一般对电脑系统不甚熟悉的使用者而言,大概很难执行上述的补救方式。

有鉴于此,本发明的一个目的是提供一种可防止BIOS数据存取失败的装置,以达到更进一步的防护效果。

本发明的另一目的是利用上述可防止BIOS数据存取失败的装置,来构成一种具有备份BIOS的电脑装置,其在BIOS数据存取失败时,只要调整一开关即可以由备分的BIOS装置中存取数据。

为达到上述目的,本发明提出一种具有备份BIOS的电脑装置,可防止BIOS数据读取失败,该电脑装置至少包括:一电脑本体;一主机系统;一预设BIOS装置以及一备用BIOS装置,两者均并连于上述主机系统的数据总线以及地址总线上;以及,一选择控制装置,利用一选择开关以选择使能上述BIOS装置其中之一,以供上述主机系统对上述BIOS装置其中之一读取/写入数据。其特征在于:上述主机系统开机时,上述选择控制装置中的上述选择开关处于第一状态,而将上述预设BIOS装置使能开启以供上述主机系统读取/写入数据,当上述预设BIOS装置的数据无法顺利读取时,则将上述选择开关切换至第二状态,而将上述备用BIOS装置使能开启以供上述主机系统读取/写入数据。

而上述电脑装置中的主机系统、预设BIOS装置、以及一备用BIOS装置,即构成本发明可防止BIOS数据存取失败的装置。

本发明的具有备份BIOS的电脑装置,在BIOS装置存取失败时,使用者仅需切换开关位置即可更换BIOS装置,不用拆机器或以软件来费事地进行补救。

为使本发明的上述目的、特征、和优点能更明显易懂,下文特举一较佳实施例,参照附图,作详细说明。

图1是本发明可防止BIOS数据存取失败的装置应用于电脑系统中而构成具有备份BIOS电脑装置的实施例的电路图。

其中:

10-11:BIOS装置;20:选择控制装置;14-15:缓冲器;

21-22:缓冲装置。

图1是本发明可防止BIOS数据存取失败的装置的一实施例的电路图。

在图1中,两个快擦写存储器装置级分别作为预设BIOS装置10、以及备用BIOS装置11,两者的数据线端点(XD0~XD7)和地址线端点(SA0~SA16)均分别耦接(并连)至其所在的主电路系统的数据总线和地址总线。在此实施例中,预设BIOS装置10以及备用BIOS装置11,均使用快擦写存储器IC-28F010。唯有当预设BIOS装置10的第1引脚接收到高电位"H″的使能信号VPPA时,快擦写存储器IC-28F010才会被启动,而依所接收的存取控制信号(CEA、OEA和WEA)而作信号的存取动作。其中上述控制信号CEA、OEA和WEA分别耦接于快擦写存储器IC-28F010的芯片使能端(CE,第22引脚)、输出使能端(OE,第24引脚)、以及写入使能端(WE、第31引脚)。

同理,唯有当备用BIOS装置11的第1引脚接收到高电位"H"的使能信号VPPB时,快擦写存储器IC-28F010才会被启动,而依所接收的存取控制信号(CEB、OEB和WEB)而作信号的存取动作。其中上述控制信号CEB、OEB和WEB分别耦接于快擦写存储器IC-28F010的芯片使能端(CE,第22引脚)、输出使能端(OE,第24引脚)、以及写入使能端(WE、第31引脚)。

而上述使能信号VPPA和VPPB不会同处于"H"的状能,以使上述主电路系统仅能对一BIOS装置进行存取的动作。图1中的选择控制装置20,是利用一选择开关SW以选择使能上述BIOS装置10、11其中之一,以供上述主电路系统对上述BIOS装置其中之一读取/写入数据。

上述选择控制装置20包括:第一缓冲装置21以及第二缓冲装置22,两者的输入端均耦接上述主电路系统输出的存取控制信号以及BIOS使能信号。在此实施例中,缓冲装置21和22均采用IC-244,当其第1、19引脚接收正电压Vcc供给时,则输入端(第2、4、6、8引脚)的信号才会由输出端(第18、16、14、12引脚)送出。

IC-244输入端(第2、4、6、8引脚)分别耦接来自上述主电路系统的只读存储器选择控制信号ROMCS、存储器读取信号MEMR、存储器写入信号MEMW、以及使能信号VPPEN。

当上述选择开关SW切换至Q端点时(处于第一状态),上述第一缓冲装置21因第1、19引脚有Vcc供给电压而启动,而上述第二缓冲装置22因第1、19引脚被接地而关闭。所以上述主电路系统输出的存取控制信号ROMCS、MEMR和MEMW以及BIOS使能信号VPPEN由上述第一缓冲装置21输出而至上述预设BIOS装置10,并将上述预设BIOS装置10使能开启。其中,BIOS使能信号VPPEN可再经一BJT晶体管构成的缓冲器(射极跟随器)14后再输出VPPA至上述预设BIOS装置10的第1脚。

同理,当上述选择开关SW切换至P端点时(处于第二状态),上述第二缓冲装置22因第1、19引脚有Vcc供给电压而启动,而上述第一缓冲装置21因第1、19引脚被接地而关闭。所以上述主电路系统输出的存取控制信号ROMCS、MEMR和MEMW以及BIOS使能信号VPPEN由上述第二缓冲装置22输出而至上述备用BIOS装置11,并将上述备用BIOS装置11使能开启。其中,BIOS使能信号VPPEN可再经一BJT晶体管构成的缓冲器(射极跟随器)15后再输出VPPB至上述预设BIOS装置10的第1脚。

由图1所示的装置配合上述的说明可知,当主电路对预设BIOS装置10存取失败时,使用者可自行将上述选择开关切换至P点,或由主电路自行判定而将上述选择开关切换至P点,以使用备用BIOS装置11来取代预设的BIOS装置。在多了此一层防护后,使用者不会因BIOS装置存取失败而大费周章地进行补救的措施。

图1所示可防止BIOS数据存取失败的装置应用于电脑系统的话,即为具有备份BIOS的电脑装置,可防止BIOS数据读取失败。此电脑装置至少包括:一电脑本体;一主机系统(例如芯片组电路);一预设BIOS装置、以及一备用BIOS装置,两者均并连于上述主机系统的数据总线以及地址总线上;以及一选择控制装置,利用一选择开关以选择使能上述BIOS装置其中之一,以供上述主机系统对上述BIOS装置其中之一读取/写入数据。

其主要功能特征及线路配置,在图1实施例的线路中已有详述,故在此不再予以冗言赘述。

本发明电脑装置中的上述主机系统开机时,上述选择控制装置中的上述选择开关处于第一状态,而将上述预设BIOS装置使能开启以供上述主机系统读取/写入数据,当上述预设BIOS装置的数据无法顺利读取时,则将上述选择开关切换至第二状态,而将上述备用BIOS装置使能开启以供上述主机系统读取/写入数据。所以使用者在BIOS装置存取失败的时,仅需切换开关的位置即可更换BIOS装置,不用拆机器或以软件来进行而大费周章地进行补救的措施。

虽然本发明已以一个较佳实施例加以揭示,然并非用于限定本发明,本领域技术人员,在不脱离本发明的精神和范围内,可做许多更动和修改,因此本发明的保护范围应由后附的权利要求加以限定。

去获取专利,查看全文>

相似文献

  • 专利
  • 中文文献
  • 外文文献
获取专利

客服邮箱:kefu@zhangqiaokeyan.com

京公网安备:11010802029741号 ICP备案号:京ICP备15016152号-6 六维联合信息科技 (北京) 有限公司©版权所有
  • 客服微信

  • 服务号