首页> 中国专利> 在事务执行模式中的运行时间检测采样

在事务执行模式中的运行时间检测采样

摘要

本发明的实施例涉及在事务执行模式中实现运行时间检测采样。本发明的一个方面包括一种用于在事务执行模式中实现运行时间检测采样的方法。所述方法包括:通过处理器确定所述处理器被配置为在事务执行模式中执行指令流的指令,所述指令限定事务。所述方法也包括:互锁所述指令的存储操作的完成,以防止指令导向的存储,直到所述事务的完成。所述方法进一步包括:在所述事务执行模式中的同时在所述指令的执行期间识别样本点。所述方法另外包括:在所述事务的成功完成时运行时间检测导向地存储在所述样本点处获得的运行时间检测信息。

著录项

  • 公开/公告号CN104169889A

    专利类型发明专利

  • 公开/公告日2014-11-26

    原文格式PDF

  • 申请/专利权人 国际商业机器公司;

    申请/专利号CN201380014663.2

  • 申请日2013-03-07

  • 分类号G06F11/34(20060101);

  • 代理机构11105 北京市柳沈律师事务所;

  • 代理人邸万奎

  • 地址 美国纽约阿芒克

  • 入库时间 2023-12-17 02:19:08

法律信息

  • 法律状态公告日

    法律状态信息

    法律状态

  • 2017-10-24

    授权

    授权

  • 2014-12-24

    实质审查的生效 IPC(主分类):G06F11/34 申请日:20130307

    实质审查的生效

  • 2014-11-26

    公开

    公开

说明书

技术领域

本发明总体上涉及一种在计算环境内的处理,并且更具体地涉及使用运 行时间检测在事务执行模式期间的被收集事件的采样。

背景技术

计算机处理器使用日益复杂的分支预测及指令高速缓存逻辑来执行程 序、或者指令流。这些程序已被引入以增加指令吞吐量,且因此增加处理性 能。用于改进性能的逻辑的引入使得难以肯定地预测特定软件应用程序将如 何在计算机处理器上执行。在软件开发过程期间,常常存在功能性与性能之 间的平衡。软件在基于执行软件的底层硬件的一个或多个抽象层级处执行。 当将硬件虚拟化时,额外抽象层被引入。随着性能增强逻辑及各种抽象层 (layer)的引入,将难以透彻地理解当程序正在执行时在硬件层级(level) 实际发生的事。在不具此信息的情况下,软件开发者将更抽象的方法(诸如, 执行持续时间、存储器使用率、线程的数目等)用于最佳化软件应用程序。

发明内容

技术问题

当硬件特定信息可用时,该信息通常是在事后被提供给开发者,且该信 息是以聚集地、在高层级、和/或穿插着其他程序及操作系统的活动的方式提 供,从而难以识别可能影响软件应用程序的效率及准确度的问题。

对于问题的解决方案

实施例包括用于在事务执行模式中实现运行时间检测采样的方法、系统 和计算机程序产品。所述计算机程序产品包括有形存储介质,其能够被处理 电路读取,并且存储用于由所述处理电路执行以执行一种方法的指令。所述 方法包括:通过处理器确定所述处理器被配置为在事务执行模式中执行指令 流的指令,所述指令限定事务。所述方法也包括:互锁所述指令的存储操作 的完成,以防止指令导向的存储,直到所述事务的完成。所述方法进一步包 括:在所述事务执行模式中的同时在所述指令的执行期间识别样本点。所述 方法另外包括:在所述事务的成功完成时运行时间检测导向地存储在所述样 本点处获得的运行时间检测信息。

所述方法包括:通过处理器确定所述处理器被配置为在事务执行模式中 执行指令流的指令,所述指令限定事务。所述方法也包括:互锁所述指令的 存储操作的完成,以防止指令导向的存储,直到所述事务的完成。所述方法 进一步包括:在所述事务执行模式中的同时在所述指令的执行期间识别样本 点。所述方法另外包括:在所述事务的成功完成时运行时间检测导向地存储 在所述样本点处获得的运行时间检测信息。

用于在事务执行模式中实现运行时间检测采样的系统包括存储器和具有 运行时间检测模块的处理器。所述运行时间检测模块被配置为执行一种方法。 所述方法包括:通过所述处理器确定所述处理器被配置为在事务执行模式中 执行指令流的指令,所述指令限定事务。所述方法也包括:互锁所述指令的 存储操作的完成,以防止指令导向的存储,直到所述事务的完成。所述方法 进一步包括:在所述事务执行模式中的同时在所述指令的执行期间识别样本 点。所述方法另外包括:在所述事务的成功完成时运行时间检测导向地存储 在所述样本点处获得的运行时间检测信息。

额外特征及优点是经由本发明的技术来实现。本发明的其他实施例及方 面将在本文中予以详细描述且被视为所主张发明的一部分。为了更好地理解 本发明的优点及特征,参看描述及附图。

在说明书结尾处的权利要求中特定指出且清楚地主张了被视为本发明的 主题。将根据结合随附图进行的以下详细描述显而易见本发明的前述及其他 特征及优点。

附图说明

图1A为描绘实施例中的示例主机计算机系统的图;

图1B为描绘实施例中的示例模拟主机计算机系统的图;

图1C为描绘实施例中的示例计算机系统的图;

图2为描绘实施例中的示例计算机网络的图;

图3为描绘实施例中的计算机系统的元件的图;

图4A描绘实施例中的计算机系统的详细元件;

图4B描绘实施例中的计算机系统的详细元件;

图4C描绘实施例中的计算机系统的详细元件;

图5描绘根据实施例的用于处理器的运行时间检测的系统的示意图;

图6描绘实施例中的包括可由特权状态设置的控制的运行时间检测控制 块(RICCB)的一部分。

图7描绘实施例中的当半特权位(K)经设置为1时的RICCB控制块的 一部分;

图8描绘根据实施例的报告群组。

图9描绘述根据实施例的、用于在事务执行模式中实现运行时间检测采 样的处理流。

图10图示了根据实施例的计算机程序产品。

具体实施方式

本发明的一个实施例使能使用运行时间检测在事务执行模式中的事件的 样本。运行时间检测是能够不仅用在实验室或仅用于离线分析而且用于在处 理器(CPU)上在程序控制下的程序运行时间期间的客户环境中的设施。被 获取和执行来运行程序的指令的序列可以被称为指令流。为了增强数据收集 灵活性,可以基于可配置间隔来收集事件。被程序可设置的CPU控件管理运 行时间检测。运行时间检测通常在固定的样本基础上报告事件;然而,可以 通过使用运行时间检测下一个(RINEXDT)指令来导向在检测的指令流中的 另外的兴趣点。通过或者指令计数或者循环计数来确定固定样本间隔。也可 以基于检测在指令流中的作为目标的指令操作码或地址来来支持间接样本。 当执行随后的分析时,在检测的指令流中的具体信息可以很有益。

处理器可以支持多个指令执行模式,包括事务执行模式。在事务执行模 式中,可以试执行指令的序列以确认在实际上允许指令的效果影响系统的当 前状态之前完整的序列可以成功地完成。这可以通过下述方式而实现:互锁 指令的序列,在该序列的执行之前存储系统状态信息,并且一旦指令的序列 完成而没有异常终止则将所有指令导向的系统更新存储为块更新。事务异常 终止事件可能源自在事务执行模式中作为指令的序列的一部分有意执行的特 定异常终止指令,或者可以源自在事务执行模式中的同时指令的序列的故障 或中断。

在事务外部,每一个样本点导致多记录报告群组的存储,该报告群组包 括从收集缓冲器近来收集的数据以及与在样本点处的指令的执行相关联的数 据。在事务内,事务执行模式互锁指令的存储操作的完成,以防止指令导向 的存储改变,直到事务的完成。可以推迟在事务内的在样本点处识别的报告 群组的运行时间检测导向的存储,直到事务的成功结束,其中,除了通过在 事务内的指令执行无论什么通常的存储之外,也执行报告群组的推迟的副作 用存储。替代地,可以在完成事务之前对于事务执行暂存缓冲器进行报告群 组的运行时间检测导向的存储,并且基于事务的成功完成将报告群组作为副 作用存储复制到程序缓冲器。作为另一种选择,可以在事务执行模式中的同 时将报告群组的运行时间检测导向的存储实现为向程序缓冲器的非事务存 储,并且程序缓冲器当前地址在事务执行模式中暂时前进,在成功地完成事 务时保留该暂时前进,并且在事务故障时复位。

图1A描绘实施例中的主机计算机系统50的代表性组件。组件的其他配 置也可在计算机系统中使用。代表性主机计算机系统50包含与主存储器(计 算机存储器)2通信的一个或多个处理器1以及至存储器件11及网络10的 用于与其他计算机或SAN等通信的I/O接口。处理器1符合具有架构化指令 集及架构化功能性的架构。处理器1可具有用于将程序地址(虚拟地址)变 换为存储器中的真实地址的动态地址转译(DAT)3。DAT 3通常包括用于高 速缓存转译的转译后备缓冲器(TLB)7,使得对计算机存储器2的块的稍后 存取不需要延迟地址转译。通常,高速缓冲存储器9是用于计算机存储器2 与处理器1之间。高速缓冲存储器9可为阶层式的,其具有可供一个以上CPU 使用的大的高速缓冲存储器及介于大的高速缓冲存储器与每一CPU之间的较 小、较快速(较低层级)的高速缓冲存储器。在一些实施例中,较低层级高 速缓冲存储器经划分以为指令提取及数据存取提供单独的低层级高速缓冲存 储器。在实施例中,由指令提取单元4经由高速缓冲存储器9从计算机存储 器2提取指令。该指令在指令解码单元6中被解码且(在一些实施例中与其 他指令一起)被分派至指令执行单元8。通常,使用若干指令执行单元8,例 如算术执行单元、浮点执行单元及分支指令执行单元。该指令是由指令执行 单元8执行,从而按需要从指令指定的寄存器或计算机存储器2存取操作数。 如果将从计算机存储器2存取(载入或存储)操作数,则载入存储单元5通 常在被执行的指令的控制下处置该存取。指令可在硬件电路中或以内部微代 码(固件)形式执行或通过两者的组合执行。

在图1B中,提供模拟主机计算机系统21,其模拟具有主机架构的主机 计算机系统,诸如图1的主机计算机系统50。在模拟主机计算机系统21中, 主机处理器(CPU)1为模拟主机处理器(或虚拟主机处理器)29,且包含原 生处理器27,该原生处理器具有不同于主机计算机系统50的处理器1的原 生指令集架构的原生指令集架构。模拟主机计算机系统21具有原生处理器 27可存取的存储器22。在实施例中,存储器22经分割成计算机存储器2部 分及模拟例程存储器23部分。计算机存储器2根据主机计算机架构而可供模 拟主机计算机系统21的程序使用。原生处理器27执行不同于模拟处理器29 的架构的架构的架构指令集的原生指令(原生指令获得自模拟例程存储器 23),且可通过使用在可解码所存取的该主机指令的序列及存取/解码例程中 获得的一个或多个指令而从计算机存储器2中的程序存取用于执行的主机指 令,以确定用于模拟所存取的该主机指令的功能的原生指令执行例程。针对 主机计算机系统50架构定义的其他设施可由架构化设施例程模拟,其他设施 包括诸如(例如)通用寄存器、控制寄存器、动态地址转译及输入/输出(I/O) 子系统支持及处理器高速缓冲存储器的设施。模拟例程也可利用原生处理器 27中可用的功能(诸如通用寄存器及虚拟地址的动态转译)来改进模拟例程 的性能。也可提供特殊硬件及卸载引擎以帮助原生处理器27模拟主机计算机 系统50的功能。

在大型计算机中,程序设计师(通常,现今的“C”程序设计师)常常 通过编译器应用程序来使用架构化机器指令。存储在存储介质中的这些指令 可原生地在z/Architecture IBM服务器中执行,或替代地在执行其他架构的机 器中执行。可在现有及未来的IBM大型计算机服务器中及在IBM的其他机 器(例如,服务器及服务器)上模拟指令。可于在广泛多种 机器(使用由AMDTM、Sun Microsystems及其他公司制造的 硬件)上执行Linux的机器中执行指令。除了在下在该硬件 上执行之外,也可使用Linux以及由Hercules、UMX、Fundamental Software, Inc.(FSI)或Platform Solutions, Inc.(PSI)提供的使用模拟的机器,其中执 行通常在模拟模式下。在模拟模式下,模拟软件是由原生处理器执行以模拟 模拟处理器的架构。

模拟主机计算机系统21的组件中的一个或多个将在“ z/Architecture Principles of Operation”(公告第SA22-7832-08号,第9版,2010 年8月)中予以进一步描述,该公告特此以全文引用方式并入本文中。IBM 为国际商业机器公司(Armonk,New York,USA)额注册商标。本文中所使用 的其他名称可为国际商业机器公司或其他公司的注册商标、商标或产品名称。

原生处理器27通常执行存储在包含固件或原生操作系统的模拟例程存 储器23中的模拟软件以执行对模拟处理器的模拟。该模拟软件负责提取并执 行模拟处理器架构的指令。该模拟软件维持模拟程序计数器以追踪指令边界。 该模拟软件一次可提取一个或多个模拟机器指令且将该一个或多个模拟机器 指令转换成供原生处理器27执行的原生机器指令的相应群组。这些经转换指 令可被高速缓存,以使得可实现较快速转换。该模拟软件维持模拟处理器架 构的架构规则以便保证针对模拟处理器撰写的操作系统及应用程序正确地操 作。此外,该模拟软件提供由模拟处理器架构识别的资源,包括(但不限于) 控制寄存器、通用寄存器、浮点寄存器、包括(例如)段表及页表的动态地 址转译功能、中断机制、上下文切换机制、当日时间(TOD)时钟及至I/O 子系统的架构化接口,以使得经设计以在模拟处理器29上执行的操作系统或 应用程序可在具有该模拟软件的原生处理器27上执行。

被模拟的特定指令经解码,且子例程被调用以执行个别指令的功能。模 拟模拟处理器29的功能的模拟软件功能被以(例如)“C”子例程或驱动程序 来实施,或以在理解优选实施例的描述的后将在本领域普通技术人员的能力 范围内的提供特定硬件的驱动程序的某一其他方法来实施。

在实施例中,本发明可由软件(有时被称为经授权内部码、固件、微代 码、毫码(milli-code)、微微代码(pico-code)等,其中的任一个都符合本发 明)实践。参看图1A,体现本发明的软件程序代码是由也被称为主机计算机 系统50的CPU(中央处理单元)1的处理器从存储器件11(诸如长期存储介 质、CD-ROM驱动器、带驱动器或硬驱动器)存取。软件程序代码可体现于 供数据处理系统使用的多种已知介质(诸如磁盘、硬驱动器或CD-ROM)中 的任一个上。程序代码可分布在这些介质上,或可从一个计算机系统的计算 机存储器2或存储器经由网络10至其他计算机系统地分发给用户以供这些其 他系统的用户使用。

替代地,程序代码可体现于计算机存储器2中,且由处理器1使用处理 器总线(未图示)存取。此程序代码包括操作系统,该操作系统控制各种计 算机组件和一个或多个应用程序的功能及交互。程序代码通常是从诸如存储 器件11的致密介质分页至计算机存储器2,程序代码可在计算机存储器中供 处理器1处理。用于将软件程序代码体现于存储器中、实体介质上和/或经由 网络分发软件码的技术及方法是公知的且本文中将不予以进一步论述。程序 代码在被产生且存储在有形介质(包括(但不限于)电子存储器模块(RAM)、 闪速存储器、致密盘(CD)、DVD、磁带等)上时常常被称为“计算机程序 产品”。计算机程序产品介质通常可由优选在计算机系统中的处理电路读取以 供处理电路执行。

图1C说明本发明可于其中实践的代表性工作站或服务器硬件系统。图 1C的系统100包含诸如个人计算机、工作站或服务器的代表性基本计算机系 统101,其包括可选的外围设备。基本计算机系统101包括一个或多个处理 器106及总线(未图示),该总线用以连接一个或多个处理器106与基本计算 机系统101的其他组件及根据现有技术实现一个或多个处理器106与基本计 算机系统101之间的通信。该总线将处理器106连接至存储器105及长期存 储器107,长期存储器可包括(例如)硬驱动器(包括(例如)磁性介质、 CD、DVD及闪速存储器中的任一个)或带驱动器。基本计算机系统101也 可包括用户接口适配器,其经由该总线将一个或多个处理器106连接至一个 或多个接口设备,诸如键盘104、鼠标103、打印机/扫描仪110和/或其他接 口设备,其他接口设备可为任何用户接口设备(诸如触敏屏幕、数字化输入 板等)。该总线也经由显示适配器将一个或多个处理器连接至显示器件102, 诸如LCD屏幕或监视器。

基本计算机系统101可通过能够与网络109通信108的网络适配器而与 其他计算机或计算机网络通信。示例网络适配器为通信频道、令牌环(token  ring)、乙太网络或调制解调器。替代地,基本计算机系统101可使用无线接 口(诸如蜂窝数字分组数据(CDPD)卡)进行通信。基本计算机系统101 可与局域网(LAN)或广域网(WAN)中的这些其他计算机相关联,或基本 计算机系统101可为具有另一计算机的客户端/服务器配置中的客户端等。

图2说明本发明可于其中实践的数据处理网络200。数据处理网络200 可包括诸如无线网络及有线网络的多个个别网络,该多个个别网络中的每一 个可包括多个个别工作站201、202、203、204和/或图1C的基本计算机系统 101。另外,如本领域普通技术人员将了解,可包括一个或多个LAN,其中 LAN可包含耦接至主机处理器的多个智能工作站。

程序设计码111可体现于存储器105中,且由处理器106使用处理器总 线存取。此程序设计码包括操作系统,其控制各种计算机组件和一个或多个 应用程序112的功能及交互。程序代码通常是从长期存储器107分页至高速 存储器105,程序代码可在高速存储器中供处理器106进行处理。用于将软 件程序设计码体现于存储器中、实体介质上和/或经由网络分发软件码的技术 及方法是公知的且本文中将不予以进一步论述。程序代码在被产生且存储在 有形介质(包括(但不限于)电子存储器模块(RAM)、闪速存储器、致密 盘(CD)、DVD、磁带等)上时常常被称为“计算机程序产品”。计算机程序 产品介质通常可由优选在计算机系统中的处理电路读取以供处理电路执行。

处理器最容易利用的高速缓冲存储器(通常比处理器的其他高速缓冲存 储器快速且小)为最低(L1或层级一)高速缓冲存储器,且主存储器(主存 储器)为最高层级高速缓冲存储器(L3,如果存在3个层级)。最低层级高速 缓冲存储器常常被划分为保存待执行的机器指令的指令高速缓冲存储器(I 高速缓冲存储器)及保存数据操作数的数据高速缓冲存储器(D高速缓冲存 储器)。

仍参看图2,网络也可包括大型计算机或服务器,诸如可存取数据存储 库也可从工作站205直接存取的网关计算机(客户端服务器)206或应用程 序服务器(远程服务器)208。网关计算机206充当至每一网络207的进入点。 网关在将一个网络连接协议连接至另一者时是必需的。网关计算机206可优 选地借助于通信链路耦接至另一网络(例如,因特网207)。网关计算机206 也可使用通信链路直接耦接至一个或多个工作站101、201、202、203及204。 网关计算机可利用可从国际商业机器公司购得的IBM eServerTM服务器来实施。

在实施例中,体现本发明的软件程序设计码是由基本计算机系统101的 处理器106从长期存储介质(诸如图1C的长期存储器107)存取。软件程序 设计码可体现于供数据处理系统使用的多种已知介质(诸如磁盘、硬驱动器 或CD-ROM)中的任一个上。该码可分布在这些介质上,或可从一个计算机 系统的存储器或存储器经由网络至其他计算机系统地分发给用户210及211 以供这些其他系统的用户使用。

参看图3,描绘处理器106的示例性处理器实施例。将一个或多个层级 的高速缓冲存储器303用以缓冲存储器块以便改进处理器106的性能。高速 缓冲存储器303为保存可能被使用的存储器数据的高速缓存行的高速缓冲 器。典型高速缓存行为64、128或256个字节的存储器数据。在实施例中, 将单独的高速缓存用于高速缓存指令而非用于高速缓存数据。常常由本领域 公知的各种“窥探”演算法来提供高速缓存一致性(存储器及高速缓冲存储 器中的行的复本的同步)。诸如处理器系统的存储器105的主存储器常常被称 为高速缓冲存储器。在具有4个层级的高速缓冲存储器303的处理器系统中, 存储器105有时被称为层级5(L5)高速缓冲存储器,因为存储器105通常 较快且仅保存可供计算机系统使用的非易失性存储器(DASD、磁带等)的 一部分。存储器105“高速缓存”由操作系统分页到存储器105内及外的数 据页。

程序计数器(指令计数器)311追踪待执行的当前指令的地址。 z/Architecture处理器中的程序计数器是64位的且可截断至31或24位以支持 先前寻址极限。程序计数器通常体现于计算机的程序状态字(PSW)中,以 使得程序计数器在上下文切换期间保持不变。因此,进行中的程序(具有程 序计数器值)可被(例如)操作系统中断(即,当前上下文从程序环境切换 至操作系统环境)。程序的PSW在程序不在作用中时维持程序计数器值,且 在操作系统在执行中时使用操作系统的程序计数器(在PSW中)。在实施例 中,程序计数器被递增等于当前指令的字节数目的量。精简指令集计算 (RISC)指令通常具有固定长度,而复杂指令集计算(CISC)指令通常具有 可变长度。IBM z/Architecture的指令为具有2、4或6个字节的长度的CISC 指令。程序计数器311由(例如)上下文切换操作或分支指令的分支采纳操 作来修改。在上下文切换操作中,当前程序计数器值是与关于执行中的程序 的其他状态信息(诸如条件码)一起存储在PSW中,且载入指向待执行的新 程序模块的指令的新程序代码计数器值。执行分支采纳操作以便通过将分支 指令的结果载入至程序计数器311中而准许程序做出决策或在程序内循环。

在实施例中,指令提取单元305是用以代表处理器106提取指令。指令 提取单元305提取“下一顺序指令”、分支采纳指令的目标指令或在上下文切 换后程序的第一指令。在实施例中,指令提取单元305使用预提取技术而基 于经预提取的指令可能被使用的可能性来推测性地预提取指令。举例而言, 指令提取单元305可提取包括下一顺序指令的16个字节的指令及额外字节的 其他顺序指令。

所提取指令接着由处理器106执行。在实施例中,该所提取指令被传递 至指令提取单元305的解码/分派单元306。解码/分派单元306解码该指令且 将关于该经解码指令的信息转递至适当执行单元307、308和/或310。执行单 元307从指令提取单元305接收关于经解码算术指令的信息且将根据指令的 操作码(运算码)对操作数执行算术运算。操作数是从存储器105、架构化 寄存器309或从执行中的指令的立即字段提供至执行单元307。当存储时, 执行的结果是存储在存储器105、架构化寄存器309或存储在其他机器硬件 (诸如控制寄存器、PSW寄存器等)中。

处理器106通常具有用于执行指令的功能的一个或多个执行单元307、 308及310。参看图4A,执行单元307可通过接口逻辑407而与架构化寄存 器309、解码/分派单元306、载入/存储单元310及其他处理器单元401通信。 执行单元307可使用若干寄存器电路403、404及405来保存信息,算术逻辑 单元(ALU)402将对该信息进行操作。ALU 402执行诸如加减乘除的算术 运算,以及诸如及(and)、或(or)、以及互斥或(xor)、旋转及移位的逻辑 功能。在实施例中,ALU支持与设计依赖的特殊化运算。其他电路可提供包 括(例如)条件码及复原支持逻辑的其他架构化设施408。通常,ALU运算 的结果被保存在输出寄存器电路406中,该输出寄存器电路可将该结果转递 至多种其他处理函数。在其他实施例中,存在处理器单元的许多配置,本描 述仅意欲提供对一个实施例的代表性理解。

ADD指令(例如)将在具有算术及逻辑功能性的执行单元307中执行, 而浮点指令(例如)将在具有特殊化浮点能力的浮点执行单元(未图示)中 执行。优选地,执行单元通过对由指令识别的操作数执行运算码定义的函数 而对操作数进行运算。举例而言,可由执行单元307对在由指令的寄存器字 段识别的两个架构化寄存器309中发现的操作数执行ADD指令。

执行单元307对两个操作数执行算术加法且将结果存储在第三操作数 中,其中该第三操作数可为第三寄存器或该两个源寄存器中的一个。执行单 元307优选利用算术逻辑单元(ALU)402,其能够执行诸如移位、旋转、与、 或及XOR的多种逻辑函数,以及包括加减乘除中的任一个的多种代数函数。 一些ALU 402是为了纯量运算而设计且一些ALU是为了浮点运算而设计。 在实施例中,数据可视架构而为大端序(big endian)(其中最低有效字节在最 高字节地址处)或小端序(little endian)(其中最低有效字节在最低字节地址 处)。IBM z/Architecture为大端序。带正负号字段可具正负号及量值,其视架 构而定为二进位反码或二进位补码。二进位补码是有利的,因为ALU不必设 计减法能力,因为呈二进位补码的负值或正值在ALU内仅需要加法。数字通 常以速记(shorthand)描述,其中例如,12位的字段定义4,096字节块的地 址且通常被描述为4Kbyte(千字节)块。

参看图4B,用于执行分支指令的分支指令信息通常被发送至分支单元 308,其在其他条件运算完成之前使用诸如分支历史表432的分支预测演算法 来预测分支的结果。将在条件运算完成之前提取并推测地执行当前分支指令 的目标。当条件运算完成时,将基于条件运算的条件及推测出的结果而完成 或舍弃推测地执行的分支指令。典型分支指令可测试条件码且在条件码满足 该分支指令的分支要求的情况下分支至目标地址,可(例如)基于包括在寄 存器字段或指令的立即字段中发现的数字的若干数字来计算目标地址。在实 施例中,分支单元308可使用具有多个输入寄存器电路427、428及429及输 出寄存器电路430的ALU 426。分支单元308可与(例如)通用寄存器、解 码/分派单元306或其他电路425通信。

可出于包括(例如)以下各者的多种原因而中断一组指令的执行:由操 作系统起始的上下文切换,导致上下文切换的程序例外或错误,导致上下文 切换的I/O中断信号,或多个程序的多线程活动(在多线程环境中)。在实施 例中,上下文切换动作存储关于当前在执行中的程序的状态信息,且接着载 入关于正被调用的另一程序的状态信息。状态信息可存储在(例如)硬件寄 存器中或存储器中。状态信息包括指向待执行的下一指令的程序计数器值、 条件码、存储器转译信息及架构化寄存器内容。上下文切换活动可由硬件电 路、应用程序、操作系统程序或固件码(微代码、微微代码或经授权内部码 (LIC))单独地或组合地实行。

处理器根据指令定义的方法来存取操作数。指令可使用指令的一部分的 值提供立即操作数,可提供明确地指向通用寄存器或专用寄存器(例如浮点 寄存器)的一个或多个寄存器字段。指令可利用由运算码字段识别为操作数 的多个隐含寄存器。指令可利用操作数的存储器位置。操作数的存储器位置 可由寄存器、立即字段或如由z/Architecture长位移设施(long displacement  facility)举例说明的寄存器与立即字段的组合提供,在该z/Architecture长位 移设施中指令定义基寄存器、索引寄存器及立即字段(位移字段),其被加在 一起以提供操作数在存储器中的位置。本文中的位置暗示在主存储器(主存 储器)中的位置,除非另有指示。

参看图4C,处理器使用载入/存储单元310来存取存储器。载入/存储单 元310可通过经由高速缓冲存储器/存储器接口获得目标操作数在存储器中的 地址及将该操作数载入架构化寄存器309或另一存储器位置中来执行载入操 作,或可通过获得目标操作数在存储器中的地址及将从架构化寄存器309或 另一存储器位置获得的数据存储在存储器中的目标操作数字置中来执行存储 操作。载入/存储单元310可为推测性的且可以相对于指令序列而言无序的序 列存取存储器;然而,载入/存储单元310对程序维持指令是有序地执行的表 像。载入/存储单元310可与架构化寄存器309、解码/分派单元306、高速缓 冲存储器/存储器接口或其他元件455通信,且包含各种寄存器电路、ALU 458 及控制逻辑463以计算存储地址且提供管线排序以保持运算有序。一些运算 可能无序,但载入/存储单元提供如本领域公知的用以使无序的运算对程序表 现为已有序地执行的功能性。

优选地,应用程序“看见”的地址常常被称为虚拟地址。虚拟地址有时 被称为“逻辑地址”及“有效地址”。这些虚拟地址是虚拟的,因为虚拟地址 是通过多种DAT技术中的一个(诸如图3的DAT 312)重定向至实体存储器 位置,DAT技术包括(但不限于)将偏移值(offset value)作为虚拟地址的 首码、经由一个或多个转译表转译虚拟地址,转译表至少单独地或组合地包 括段表及页表,优选地,段表具有指向页表的输入项。在z/Architecture中, 提供转译的阶层,其包括区域第一表、区域第二表、区域第三表、段表及选 用的页表。常常通过利用转译后备缓冲器(TLB)来改进地址转译的性能, 该转译后备缓冲器包含将虚拟地址映射至相关联实体存储器位置的输入项。 输入项是在DAT 312使用转译表转译虚拟地址时创建。于是,虚拟地址的后 续使用可利用快速TLB的输入项而非缓慢的顺序转译表存取。可通过包括最 近最少使用(LRU)演算法的多种替换演算法管理TLB内容。

在处理器106为多处理器系统的处理器的情况下,每一处理器有责任使 经共用资源(诸如I/O、高速缓冲存储器、TLB及存储器)保持连锁以达成 一致性。在实施例中,“窥探”技术将被用于维持高速缓存一致性。在窥探环 境中,每一高速缓存行可被标记为处于共用状态、排他状态、有变化状态、 无效状态及类似状态中的任一个中以便促进共用。

图3的I/O单元304为处理器106提供了用于附接至外围设备(包括例 如磁带、磁盘、打印机、显示器及网络)的构件。I/O单元304常常由软件驱 动程序提供给计算机程序。在诸如来自IBM的z/Series的大型计算机中,频 道适配器及开放式系统适配器为大型计算机的I/O单元,I/O单元提供操作系 统与外围设备之间的通信。

检测数据为与处理器106的操作有关的数据。在实施例中,对检测数据 及其他系统层级量度的存取可能受限制或不可用。计算机处理器在特权状态 (或监督状态)及较低特权状态(或问题状态)下操作。在特权状态中,程 序可经由特权操作对所有系统资源进行存取(例如,对所有控制寄存器及监 督存储器空间进行存取)。特权状态也被称为特权模式或监督模式。在计算机 处理器上执行的操作系统可在特权状态中操作。较低特权状态为对系统资源 的存取受限制的非特权状态。举例而言,在较低特权状态中执行的应用程序 可对控制寄存器具有有限存取权或无存取权,且仅可存取由操作系统指派给 应用程序的用户存储器空间。较低特权状态通常被指派给在操作系统的控制 下执行的应用程序,且不可在较低特权状态中执行特权操作。较低特权状态 也被称为问题状态、问题模式或用户模式。

对于在较低特权状态中执行的程序而言不可进行写入存取的一个这种受 限资源为程序状态字(PSW)。PSW可包含待执行的下一指令的程序计数器、 可由分支指令使用的条件码字段、用于指示检测被启用或停用的检测控制字 段,及用以控制指令排序且确定计算机处理器的状态(包括指派给程序的特 权状态)的其他信息。在多线程处理环境中,多个程序共用可用计算机处理 器能力或将可用计算机处理器能力按时间截块。程序中的每一个具有上下文 信息(context information),其包括相关联PSW、用于存取指派给程序的主 存储器的地址转译表的原始地址、一组通用寄存器当前值、控制寄存器、浮 点寄存器等。目前在作用中或控制的PSW被称为当前PSW。PSW管理目前 在执行中的程序。计算机处理器具有中断能力,其准许计算机处理器回应于 例外条件及外部刺激而迅速地上下文切换至另一程序。当中断出现时,计算 机处理器针对特定中断类别而将当前PSW置于经指派存储位置(称为旧PSW 位置)中。计算机处理器从第二经指派存储位置提取新PSW。此新上下文确 定了待执行的下一程序。在实施例中,这些存储位置位于计算机处理器可存 取的存储器位置中。当计算机处理器已完成处理该中断时,处置该中断的程 序可重新载入包括旧PSW的旧上下文,使旧PSW又变为当前PSW,使得被 中断程序可继续。

可以明确方式(例如,当指令执行读取PSW位的部分时)或隐含方式(例 如,在指令提取、操作数提取、地址产生计算、地址产生源等中)参考PSW 的字段。明确参考通常在运行时间执行,而隐含参考通常在指令执行期间在 管线的不同阶段(即,指令提取、指令解码、运行时间及完成时间)执行。 可独立于彼此来参考或更新PSW中的个别字段。

在实施例中,通过操纵上下文,操作系统控制计算机处理资源,包括由 计算机处理器启用运行时间检测。可在操作系统的执行期间以及由操作系统 所执行的任何软件应用程序启用或停用运行时间检测。运行时间检测的启用/ 停用状态经存储为与程序相关联的PSW中的上下文信息。

运行时间检测(RI)设施可并入实施z/Architecture的模型上。当RI设 施经安装且被启用时,在程序执行期间将数据收集至CPU内的一个或多个收 集缓冲器中且接着将其报告至程序缓冲器。所存储信息的每一单元被称为报 告群组。报告群组的内容由多个记录组成,记录的内容表示由CPU在程序执 行期间识别的事件。

当以一配置安装运行时间检测设施时,PSW字段(RI位)启用运行时间 检测。该运行时间检测控制的有效性确定了开启RI位的能力,但当RI为1 时,CPU控制有效且运行时间检测经启用。运行时间检测设施可包括以下指 令:载入运行时间检测控制、修改运行时间检测控制、运行时间检测发出、 运行时间检测下一个、运行时间检测关闭、运行时间检测开启、存储运行时 间检测控制,及测试运行时间检测控制。

载入运行时间检测控制(LRIC)指令初始化管理运行时间检测的运行时 间检测控制。修改运行时间检测控制(MRIC)指令修改最初由LRIC创建的 运行时间检测控制的全部或子集。运行时间检测发出(RIEMIT)指令通过将 通用寄存器的值存储在收集缓冲器中来收集该值。运行时间检测下一个 (RINEXT)指令执行对在RINEXT之后的下一个顺序指令(NSI)的导向取 样。运行时间检测关闭(RIOFF)指令停用运行时间检测。运行时间检测开 启(RION)指令启用运行时间检测。存储运行时间检测控制(STRIC)指令 将该运行时间检测控制的当前值置于指定的存储位置中。测试运行时间检测 控制(TRIC)指令检查该运行时间检测控制。在有效的情况下,设置控制经 更改指示符的状态。

运行时间检测设施包括用于使测量警告外部中断搁置(pending)的能力。 由运行时间检测收集且报告至程序缓冲器的信息的一些是依赖模型的,且因 此未被定义。由运行时间检测设施提供的样本及数据是用于对性能特性的统 计估计,且是实质上准确的,且可能不可重复。举例而言,不管取样模式如 何,都不可预测:导致例外或与特定系统内部活动相关联的样本指令是否会 导致报告群组的存储,以及如果报告群组经存储,包括在运行时间检测数据 中的依赖模型数据是否会受影响。

收集缓冲器是用以捕获记录的集合,记录的内容报告在程序执行期间由 处理器识别的事件。示例为:一个或多个采纳分支的执行;事务执行中止事 件;指令提取高速缓存未命中;数据提取或存储高速缓存未命中;以及RIEMIT 指令的操作数。RIEMIT指令的执行通过将通用寄存器的值存储至收集缓冲器 中来收集该值。可在诸如指令数据缓冲器的其他缓冲器中收集和/或存储额外 数据。

报告受报告控制控制。当样本指令经识别时,每一报告控制启用对相应 条件的检查。如果相应条件存在,则形成且存储报告群组。当无报告控制经 启用或经启用报告控制的相应条件不存在时,不存储报告群组。可从指令数 据缓冲器及其他依赖模型源获取关于样本指令所报告的数据,且接着将其用 以创建报告群组的一个或多个记录的内容,一个这种记录为指令记录。

可在报告群组存储器中捕获的记录类型包括:填充、额外、开始、时间 戳、指令、发出、事务执行(TX)中止、调用、返回和传送。当收集缓冲器 中的有效记录的数目不足以填满当前报告群组大小的报告群组时,在报告群 组中使用填充记录(filler record)。可在报告群组的额外区段中使用额外记录。 开始记录为第一报告群组的第一记录。时间戳记录经存储为除第一报告群组 外的每一个报告群组的记录0。当针对样本指令存储报告群组时创建指令记 录作为该报告群组的最后记录。发出记录是通过RIEMIT的成功执行而创建。 事务执行(TX)模式中止记录是通过隐含中止创建或由事务中止指令的执行 而创建。调用记录是通过经分类为调用类型分支指令的分支指令的执行而创 建。返回记录是通过经分类为返回指令的返回类型分支指令的执行而创建。 传送记录是通过满足特定条件码准则的分支指令的执行而创建。

图5描绘可实施于实施例中的用于处理器的运行时间检测的系统的示意 图。在实施例中,系统500包括中央处理单元(CPU),诸如图1的处理器106。 在实施例中,处理器106为单一处理器。在替代实施例中,处理器106为多 核心处理器的单一处理核心。在实施例中,处理器106能够以变化的速度操 作。

在实施例中,处理器106进一步包括寄存器510。寄存器510为能够存 储数据的字以供处理器106使用的硬件寄存器。寄存器510包括用于存储可 由处理器106存取的数据的位的一个或多个锁存器。寄存器510可包括(例 如)多个通用寄存器和多个控制寄存器。处理器106另外包括与寄存器510 通信的检测模块506。检测模块506为控制处理器106的检测的处理电路。 检测模块506配置以直接从处理器106收集检测数据,诸如一个或多个采纳 分支的执行路径、事务执行中止事件、各种运行时间操作数、时间戳信息等。 检测模块506从处理器106收集检测数据,且将检测数据存储在收集缓冲器 508中。在实施例中,收集缓冲器508为收集从检测模块506接收的数据的 循环缓冲器,且当该循环缓冲器被填满时,该循环缓冲器用新数据覆写最旧 数据。

处理器106执行一个或多个操作系统516和一个或多个应用程序518。 一个或多个操作系统516和一个或多个应用程序518存储在存储器520(诸 如硬驱动器、CD/ROM、闪速存储器等)中,且被载入至主存储器514中的 为存储目前执行的操作系统和/或应用程序的一个或多个作用中片段、被调用 页(其是按需要从存储器520载入至运行时间存储器504中)而保留的运行 时间存储器504区域中。在实施例中,操作系统中的每一个作为由超管理器 (未图示)管理且由处理器106执行的虚拟机来执行。

在实施例中,处理器106将来自主存储器514中的用于目前执行的操作 系统或应用程序的PSW数据512的PSW 512载入寄存器510中且设置(例 如)寄存器510中的一个或多个处理器设置。在实施例中,寄存器510中的 PSW包括用于启用及控制检测模块506的一个或多个位。

一个或多个应用程序518包括经编译以在特定操作系统上执行的软件应 用程序、在解译器上执行的经解译码(例如,Java)或操作系统支持线程(例 如,进程管理、守护进程等)。一个或多个操作系统516和/或一个或多个应 用程序518中的每一个可执行指令以触发检测模块506以使其开始或停止收 集检测数据。

在实施例中,一个或多个应用程序518中的一个执行指令,该指令已被 确定为样本指令,从而在该样本指令的执行完成时创建样本点,且接着使检 测模块506将应用程序的所收集数据从收集缓冲器508移动至主存储器514 中的可由应用程序存取的程序缓冲器522。主存储器514可为本领域已知的 任何可寻址存储器。在实施例中,主存储器514可包括有时被称为高速缓冲 存储器的快速存取缓冲存储器。每一CPU可具有相关联高速缓冲存储器。在 额外实施例中,主存储器514为动态随机存取存储器(DRAM)。在又一实施 例中,主存储器为存储器件,诸如可由应用程序存取的计算机硬驱动器或闪 速存储器。

为了配置运行时间检测控制,处理器106支持载入运行时间检测控制 (LRIC)指令。除本文予以进一步描述的特定LRIC字段外,将理解,也可 定义额外字段以支持其他功能性。LRIC指令可用以载入运行时间检测且最初 配置运行时间检测,且是由图5的检测模块506支持。在实施例中,检测模 块506(也被称为运行时间检测模块506)实施运行时间检测控制及报告控制。 运行时间检测控制的当前状态可使用存储运行时间控制(STRIC)指令从图5 的寄存器510存储至主存储器514中。可作为LRIC指令的操作数载入的控 制块的各种字段的定义也在本文中用以指代运行时间检测控制的相应值的状 态。

图6描绘实施例中的包括可由特权状态设置的控制的运行时间检测控制 控制块(RICCB)的一部分。控制块部分600可包括除了参看图6所描述的 那些值之外的额外值。可由LRIC指令来执行对控制块部分600的修改。

该控制块部分包括有效性位602(V位)。有效性位602指示处理器中的 运行时间检测控制的集合的有效性,因为控制是由LRIC指令先前设置。

该控制块也包括S位604,其用以确定是否允许较低特权状态程序执行 MRIC指令。K位606指示较低特权状态程序是否被准许在半特权状态中关 于运行时间检测控制(诸如运行时间检测控制的原始地址及极限地址)进行 执行。H位608确定地址控制(即,原始地址、极限地址及当前地址)是否 参考主要虚拟地址空间(primary virtual address space)或主虚拟地址空间 (home virtual address space)。0位610被忽略且当作0对待。

较低特权状态样本报告控制位612(Ps位)是与较低特权状态程序结合 使用。当在较低特权状态中且运行时间检测控制中的Ps位612为零时,在运 行时间检测经启用时忽略运行时间检测控制的报告控制,且因此不导致存储 报告群组。当在较低特权状态中且运行时间检测控制中的Ps位612为1时, 检查报告控制且根据其经定义功能来加以使用。

监督状态样本报告控制位614(Qs位)是与监督状态程序结合使用。当 在监督状态中且运行时间检测控制中的Qs位614为零时,在运行时间检测经 启用时忽略运行时间检测控制的报告控制,且因此不导致存储报告群组。当 在监督状态中且运行时间检测控制中的Qs位614为1时,检查报告控制且根 据其经定义功能来加以使用。

较低特权状态收集缓冲器控制位616(Pc位)控制着对图5的收集缓冲 器508的更新。当在较低特权状态中且运行时间检测控制中的Pc位616为零 时,在运行时间检测经启用时忽略运行时间检测控制的收集缓冲器控制,且 收集缓冲器508的更新被阻止。当在较低特权状态中且运行时间检测控制中 的Pc位616为1时,检查收集缓冲器控制且根据其经定义功能来加以使用。

监督状态收集缓冲器控制位618(Qc位)控制着对收集缓冲器508的更 新。当在监督状态中且运行时间检测控制中的Qc位618为零时,在运行时间 检测经启用时忽略运行时间检测控制的收集缓冲器控制,且收集缓冲器508 的更新被阻止。当在监督状态中且运行时间检测控制中的Qc位618为1时, 检查经指示收集缓冲器控制且根据其经定义功能来加以使用。

G位620为运行时间检测暂停中断(也被称为暂停中断)的搁置控制。 当G位620为零时,暂停中断不在搁置中。当G位602为1时,暂停中断在 搁置中。当程序缓冲器522中的第一报告群组被写入时,G位620被设置为 零。即,当运行时间检测程序缓冲器原始地址(ROA)702等于图7的运行 时间检测程序缓冲器当前地址(RCA)706时,G位620被设置为零。当尝 试将除了第一报告群组之外的报告群组存储在程序缓冲器522中时,G位620 在运行时间检测暂停条件不存在的情况下经设置为零,且报告群组被存储。 当尝试将除了第一报告群组之外的报告群组存储在程序缓冲器522中时,G 位620在运行时间检测暂停条件存在的情况下经设置为1,且不存储报告群 组。

U位622为用于缓冲器满中断及暂停中断的启用控制。当U位622为零 时,中断请求的产生被停用,且如果该产生在搁置中,则其保持搁置。

L位624为缓冲器满中断的搁置控制。当L位624为零时,缓冲器满中 断不在搁置中。当L位624为1时,缓冲器满中断在搁置中。

密钥字段626为4位的无正负号的整数,其值被用作报告群组的存储的 存储保护密钥。仅在存储密钥匹配与对存储器存取的请求相关联的存取密钥 时才准许报告群组的存储,且在存储密钥匹配存取密钥时或在存储密钥的提 取保护位为零时准许提取。在存储密钥的四个存取控制位等于存取密钥时或 在存取密钥为零时,密钥匹配。

图7描绘当MRIC被准许以半特权模式(即,K位为1)执行时的RICCB 控制块的一部分。控制块700也可为用于初始化运行时间检测控制的LRIC 指令的操作数。控制块700可包括除了参看图7所描述的那些值之外的额外 值。在实施例中,MRIC指令操作数的未另外指明的多个区段不可由较低特 权状态程序存取。当半特权模式被准许时,运行时间检测程序缓冲器原始地 址(ROA)702及运行时间检测程序缓冲器极限地址(RLA)704是由较低特 权状态程序用MRIC指令设置。ROA 702为图5的程序缓冲器522的第一字 节的位置。RLA 704指示程序缓冲器522的最后一个字节的位置。

在实施例中,运行时间检测程序缓冲器当前地址(RCA)706可由MRIC 指令更新。RCA 706为待存储的下一个报告群组在程序缓冲器522中的位置。 RCA 706检查报告群组大小字段744(RGS字段),且影响用以形成程序缓冲 器522的地址的有效位位置的数目。64位的RCA 706为字0、字1的位位置 0至26-RGS和附加在右边的RGS+5二进位零。此为将存储在程序缓冲器522 中的后续报告群组在图5的程序缓冲器522中的开始位置。报告群组为由检 测模块506创建且随后存储在程序缓冲器522中的信息单元。在实施例中, 当由RCA 706指定的RGS字段744不等于运行时间检测控制的当前报告群组 大小(即,RCA 706会改变RGS字段744)时,则将RCA 706设置为ROA 702。

剩余样本间隔计数字段742(RSIC字段)可由较低特权程序使用MRIC 指令更新。RSIC字段742包括64位的无正负号的整数,其指示剩余样本间 隔计数。当运行时间检测控制中的RSIC字段742的值为零或等于缩放因子 (scaling factor)字段740(SF字段)中的值,且运行时间检测经启用时,则 下一样本间隔为基于取样模式708(M)及SF字段740的值的完整间隔。当 RSIC字段742是非零的且小于SF字段740,且运行时间检测经启用时,下 一样本间隔为部分间隔。当RSIC字段742是非零的且大于SF字段740值, 且运行时间检测经启用时,下一样本间隔为延长间隔。当延长间隔过期时, 下一间隔是基于SF字段740值。当RSIC字段742经设置为非零值时,其经 受SF字段740也经受的相同依赖模型最大限制。当RSIC字段742的原始值 为零时,取样模式将支配在LRIC指令及MRIC指令的执行期间RSIC字段 742是否经设置为SF字段740中的值,或该字段是否继续展示为零,直至运 行时间检测经启用。

SF字段740含有64位的无正负号的整数,其值为单元的缩放因子计数。 单元的尺寸是根据模式字段708(M字段)确定。当RSIC字段742中的值为 零时,SF字段740提供RSIC字段742的递减至零的初始值,在递减至零时, 当前指令被识别为样本指令,且从SF字段740值再新间隔计数。SF字段740 的有效值在1至264-1的范围中。如果指定了零,则采用值一。然而,每一 模型可具有SF字段740的最小值及最大值两者。最小值及最大值也可基于模 式字段708而不同。如果指定了小于最小值的值,则依赖模型最小值被载入。 如果指定了大于最大值的值,则依赖模型最大值被载入。

DC控制字段736为4位的无正负号的整数,其值指明与数据提取或存 储高速缓存未命中相关联的高速缓存等待层级。即,样本指令遭遇数据存取 高速缓存未命中。除非被另一运行时间检测控制禁止,否则尝试存储表示样 本指令的报告群组,该样本指令的数据存取在数值上大于或等于由DC控制 字段736的值指明的层级的高速缓存等待层级处经识别为未命中。用于数据 存取的高速缓冲存储器结构及高速缓存等待层级是依赖模型的。对于具有多 个操作数或长操作数的指令,其是依赖模型于哪一操作数存取(如果存在) 是用于报告控制。依赖模型行为可忽略DC控制字段736的值,且因此不使 用该值作为存储报告群组的原因。

IC字段734为4位的无正负号的整数,其值指明与指令提取高速缓存未 命中相关联的高速缓存等待层级。即,样本指令的提取遭遇指令提取高速缓 存未命中。对于IC字段734及DC控制字段736两者而言,高速缓存等待层 级为特定高速缓存层级存取与进行观测的处理器的距离的抽象化。等待层级 取决于处理器与主存储器之间的嵌套高速缓存层级的量与在多个处理器之间 共用这些高速缓存层级的方式的组合。较大等待层级通常对应于消耗较多时 间的存取。IC字段734及DC控制字段736中的值可被视为高速缓存等待层 级的零原点识别。举例而言,值零对应于L1高速缓冲存储器(即,最接近处 理器的高速缓冲存储器)。值一因此为下一层高速缓冲存储器,其可被称为 L2高速缓冲存储器,或甚至L1.5高速缓冲存储器(在一些机器中)。值2-15 指明额外高速缓存等待层的逻辑渐进,直至达到主存储器,但不包括主存储 器本身。一般而言,高速缓冲存储器结构不会深达十五层。因此,IC字段734 及DC控制字段736中的值15被解译为特殊情况,其分别且无关于高速缓存 等待层级地意味:并未出于产生报告群组的存储的目的而识别出指令提取或 数据存取的高速缓存未命中。除非被另一运行时间检测控制禁止,否则尝试 存储表示样本指令的报告群组,该样本指令的提取被识别在数值上大于或等 于由IC字段734的值指明的层级的高速缓存等待层级处未命中。用于指令提 取的高速缓冲存储器结构及高速缓存等待层级是依赖模型的。依赖模型行为 可忽略IC字段734的值,且因此不使用该值作为存储报告群组的原因。

高速缓存等待层级更动控制报告控制位732(F位)是用于非分支指令且 用于分支预测控制。当运行时间检测控制中的F位732为零时,检查运行时 间检测控制的高速缓存报告控制(IC字段734及DC控制字段736)且根据 其经定义功能来加以使用。检查运行时间检测控制的分支预测控制(BPxn  722、BPxt 724、BPti 726及BPni 728位)且根据其经定义功能来加以使用。 当F位732为1时,这些相同控制被忽略且报告群组被存储,除非被另一控 制禁止。

数据高速缓存未命中控制位730(D位)指示报告群组是否将被存储。 如果D位730为1,则可或可不将额外类型记录置于报告群组的含有关于样 本指令的依赖模型数据的额外区段中。

MRIC指令包括分支预测(BP)报告控制(BPxn 722、BPxt 724、BPti 726 及BPni 728)。如果运行时间检测控制中的BP报告控制位为零,则不检查相 应条件。如果BP报告控制位为1且相应分支预测条件存在,则报告群组被 存储。

BPxn位722在为1时启用对分支预测信息的检查。因此,如果样本分支 被错误地预测为经采纳而实际上未被采纳,则报告群组被存储。

BPxt位724在为1时启用对分支预测信息的检查。因此,如果样本分支 被错误地预测为未被采纳而实际上经采纳,则报告群组被存储。

BPti位726在为1时启用对分支预测信息的检查。因此,如果样本分支 被正确地预测为经采纳且实际上被采纳,但分支目标被错误地预测,则报告 群组被存储。

BPni位728在为1时启用对分支预测信息的检查。因此,如果样本分支 被正确地预测为未被采纳且实际上未被采纳,且分支目标被错误地预测,则 报告群组被存储。

事务执行模式记录位720(X位)的启用控制控制着对事务执行模式中 止记录的收集。当运行时间检测控制中的X位720为零时,不收集事务执行 模式中止记录。当X位720为1时,收集事务执行模式中止记录且将记录置 于图5的收集缓冲器508中。如果模型未被安装有事务执行设施,则忽略X 位720。

RIEMIT指令控制位718(E位)控制RIEMIT指令的执行。当在运行时 间检测经启用时运行时间检测控制中的E位718为零或被忽略且当作零来对 待时,RIEMIT执行无操作(no-operation)。当E位718为1且未被以其他方 式忽略时,RIEMIT经启用以执行其经定义功能。

J位746在为零时指定:不管掩码值如何,条件分支(BC)指令在其他 类型分支类别中。如果J位746为1,则指定掩码15的BC指令在返回类型 分支类别中。当BC指令指定掩码1-14时,其不受J位746影响且始终在其 他类型分支类别中。当在返回类型分支类别中时,R位716控制至图5的收 集缓冲器508中的包括。当在其他类型分支类别中时,B位748控制至收集 缓冲器508中的包括。其他类型分支类别也可被指示为传送类型分支类别。

指令地址码位714(C位)控制调用类型分支的启用。如果运行时间检 测控制中的C位714为1且指令为调用类型分支,则收集缓冲器508被更新。 如果对调用类型分支及返回类型分支两者的依赖模型检测被组合,则C位714 对两个类型起作用,且R位716无效。

R位716为返回类型分支的启用控制。如果运行时间检测控制中的R位 716为1且指令为返回类型分支,则收集缓冲器508被更新。

B位748为对除了调用类型分支及返回类型分支以外的分支的启用控制。 如果运行时间检测控制中的B位748为1且指令为由运行时间检测识别的其 他类型分支,则收集缓冲器508被更新。

最大地址已超出位712(MAE位)在经设置为1时指示已存储了具有经 设置为1的C位714的一个或多个报告群组。一旦MAE位712经设置为1, 继续运行时间检测的执行不会将该位设置回至零。将MAE位712指定为零 的LRIC指令或MRIC指令的执行会将MAE位712设置为零。

运行时间检测下一个(RINEXT)控制位710(N位)控制着对运行时间 检测下一个指令(其控制样本指令的执行)的启用。当运行时间检测控制中 的N位710为零或被忽略且当作零来对待时,RINEXT执行无操作。当N位 710为1且未被以其他方式忽略时,RINEXT被启用以执行其经定义功能。

模式字段708(M字段)为4位的无正负号的整数,其在运行时间检测 控制中的值指定用于运行时间检测控制的取样模式。所支持的取样模式可包 括基于对CPU循环进行计数、对指令进行计数的取样,或可回应于诸如 RINEXT的样本指令而定向至样本。

报告群组大小字段744(RGS)为3位的无正负号的整数,其值指定报 告群组的记录的数目(RRG)。报告群组中的记录的数目可从两个记录(包括 开始/时间戳记录及指令最后记录)变化至多达256个记录。在实施例中,上 限可为依赖模型的。置于报告群组中的16字节记录的数目为2(RGS+1)

主要CPU能力抑制控制位738(Y位)及次要CPU能力抑制控制位739 (Z位)被共同称为抑制控制。对报告群组的存储的抑制意味着不执行存储 尝试。当配置中的所有CPU的CPU能力相同时,抑制控制无效且不发生抑 制。在一配置中,如果一个CPU的CPU能力不同于另一CPU的能力,则抑 制控制生效,且将至少一个CPU称为以CPU能力或主要CPU能力操作,而 将至少一其他CPU称为以次要CPU能力操作。主要CPU能力及次要CPU 能力是不同操作速度。当Y位738及Z位739均为零时,抑制不发生。当Y 位738为零且Z位739为1时,在CPU(例如,处理器106)以次要CPU能 力操作的情况下发生抑制。当Y位738为1且Z位739为零时,在CPU(例 如,处理器106)以主要CPU能力操作的情况下发生抑制。当Y位738及Z 位739均为1时,发生抑制。

图7的以上字段及位是字段的放置及命名的示例,且在本文中为清楚起 见而提供。将理解,在其他实施例中,可仅使用字段的子集,字段可呈任何 次序或在任何位置中,和/或可用不同名称来表示。

当运行时间检测经安装且启用时,可在收集缓冲器508中捕获许多事件 及数据。收集缓冲器508被用以捕获记录的集合,记录的内容报告在程序执 行期间由处理器106识别的事件。示例为:一个或多个采纳分支的执行,事 务执行中止事件,高速缓存未命中,及运行时间检测发出指令的操作数。IC 控制字段734及DC控制字段736设置层级,程序可对在该层级采取用以改 进指令或数据预取行为的某一校正动作有兴趣。RIEMIT指令的执行通过将通 用寄存器的值存储至收集缓冲器508中来收集该值。额外数据可被收集和/或 存储在其他缓冲器中,其他缓冲器诸如用以收集依赖模型样本指令数据以建 构运行时间检测指令记录的指令数据缓冲器(IDB)(未描绘)。

所收集的运行时间检测信息是以取样方式报告。对来自指令流的指令进 行取样。经取样的指令被称为样本指令。当运行时间检测经启用时,用于确 定样本指令的若干模式被定义如下。在循环计数模式中,计数为SF 740或 RSIC 742(其任一个被用以提供用于当前间隔的计数)中所指定的CPU循环 的数目。回应于与取样模式相关联的事件调整该计数。举例而言,当处理器 106处在操作状态中时,该计数可被递减。当该计数递减至诸如零的临限值 时,当前指令被识别为样本指令,且将该计数重新初始化至SF 740值且该计 数开始随下一循环递减。当样本指令的执行完成时,执行报告(如果适当)。

在指令计数模式中,在SF 740或RSIC 742(其任一个被用以提供用于 当前间隔的计数)中指定计数。针对由单一操作单元组成的指令,在作为用 以调整计数的事件的指令完成时递减计数。当计数递减至诸如零的临限值时, 指令为样本指令。对于由多个操作单元组成的指令,可按以下方式中的一个 递减计数:

a.针对可中断指令,直到部分完成的所有操作单元表示一个已计数单 元,针对该已计数单元,计数递减。

b.针对可中断指令,从最近的部分完成起直到最终完成的所有操作单元 表示一个已计数单元,针对该已计数单元,计数递减。

c.针对在执行由指令的参数指定的处理的CPU确定子部分之后完成的 指令,完成表示一个已计数单元,针对该已计数单元,计数递减。

d.针对在执行多个操作单元之后完成而不在以上类别a-c中的指令,最 后一个操作单元的完成表示一个已计数单元,针对该已计数单元,计数递减。

当针对指令的任何已计数单元而言计数递减至零时,指令为样本指令。 当达到诸如零的临限值时,将计数重新初始化至SF 740值,且计数开始如以 上a-d中所描述的倒数计数(count down)。在计数模式的所有情况下,在样 本指令的最后一个操作单元完成之后发生报告(如果适当)。

在导向的样本模式中,当N比特710是1并且成功地执行RINEXT指令 时导向的样本出现。样本指令是在RINEXT指令后的下一个顺序的指令 (NSI)。如果下一个顺序的指令是执行类型指令,则样本指令是执行类型指 令的目标指令。导向的样本可以当在循环计数或指令计数模式中出现。计数 样本与导向的样本和其结果产生的行为的任何一个相结合地继续,并且不被 影响,除了如果从计数样本确定的样本指令是由导向样本确定的相同的指令, 则不存储两个报告群组。

还可以基于检测到目标指令操作码或指令流中的地址,支持间接采样模 式。缓冲器或阵列可以用于存储指令操作码的数目、指令地址、和/或指令操 作元中的地址。样本指令是匹配间接操作码或地址值之一的指令。

不管取样模式如何,当样本指令是由RINEXT指令的执行识别时,存储报 告群组。然而,运行时间检测控制Y 738、Z 739、Qs 614及Ps 612继续有 效。

循环计数及指令计数取样各自基于内部系统事件及例外条件而确定会经 受一定量的可变性的适当间隔。倒数计数(countdown)在运行时间检测从停 用转变至启用时开始。视可插入于RINEXT与NSI的完成之间的任何事件而定, 导向取样经受较少量的可变性。值得注意,中断可导致被视为NSI的指令不 再为NSI。

与模式无关,取样识别样本指令。一旦样本指令经识别,收集便在该样 本指令的执行完成时停止,且开始报告。接着应用管理报告的各种报告控制。 在使报告群组的存储在搁置中时,收集继续。

在事务执行模式中,可以将多个指令编群组以形成单个事务。检测模块 506可以与事务执行(TX)模块526协作以在事务执行模式中的同时向事务 执行暂存缓冲器524存储运行时间检测事件。当在事务期间可以出现的样本 点的可能数量大于对于事务的剩余持续时间在处理器106内可以暂时存储的 数量时,可以使用事务执行暂存缓冲器524。事务执行暂存缓冲器524提供 了暂时的存储,使得可以在成功的事务完成时向程序缓冲器522条件地存储 一个或多个报告群组。可以明白,TX模块526可以被群组合到检测模块506 或处理器106的另一个部分内。

当不在事务执行模式中时,在样本指令的执行完成时,报告群组的存储 变为在搁置中。当在事务执行模式中时,在样本指令的执行完成时,报告群 组的存储被延后,直至事务结束,且接着变为在搁置中。当报告群组的存储 被延后或在搁置中时,如果识别出以下中断中的任一个,则报告群组可被清 除:1)程序中断;2)紧急机器检查中断;3)重新启动中断;及4)监督调 用中断。

任何搁置中的I/O、外部及可抑制的机器检查中断保持搁置,直至报告 群组已被存储或运行时间检测控制确定报告群将不被存储。

每一模式可或可不允许报告控制的不同集合。当取样模式为指令计数或 循环计数,但导向取样也被使用时,可能通过多个取样方法来识别出相同样 本指令。当此情况发生,且待使用的报告控制根据取样模式而不同时,应用 与导向取样相关联的报告控制。

如先前所描述,当在程序执行期间启用运行时间检测时,运行时间检测 数据是收集于处理器106内。在实施例中,在处理器106内收集数据的位置 为收集缓冲器508,且视情况为指令数据缓冲器。在实施例中,收集缓冲器 508为处理器106的内部缓冲器,其用以存储(save)所收集的最近记录。 当检测到样本触发点时,将记录从收集缓冲器508复制至程序缓冲器522中 以作为将写入至程序缓冲器522的报告群组的部分。在实施例中,以非破坏 性方式从收集缓冲器复制记录。

收集缓冲器508可被称为“硬件收集缓冲器”,因为收集缓冲器508位于 处理器中,且在实施例中经实施为表示给定事件的指令地址802及事件后设 数据804的寄存器对的阵列。在实施例中,指令数据缓冲器也由寄存器对的 阵列来实施。事件的示例为采纳分支,针对该采纳分支,寄存器对可保存该 分支的指令地址,且该后设数据可保存分支的目标以及关于分支的历史行为 的信息。在实施例中,寄存器对经排序,且随着事件出现于指令流中而被顺 序地更新。维持计数器以指示阵列中的最近经更新输入项的索引。在实施例 中,收集缓冲器508为循环缓冲器,且当收集缓冲器508被填满时,下一事 件覆写阵列中的第一输入项,且在发生后续事件时阵列的寄存器对的顺序更 新重新开始。因而,假设阵列CB[0]至CB[N-l]及指示最新更新索引的计数器 i,所捕获的事件的追踪可由序列CB[i]、CB[i-l]、……、CB[1]、CB[0]、 CB[N-l]、CB[N-2]、……、CB[i+l]来表示。在另一实施例中,使用两个指针: 指向缓冲器中的最旧输入项的头指针,及指向缓冲器中的最新输入项的尾/ 当前指针。

在收集缓冲器508中顺序地捕获表示处理器106在任何给定执行点处的 状态的事件。将收集缓冲器508用以捕获记录的集合,记录的内容报告在程 序执行期间由处理器106识别的事件(例如,一个或多个采纳分支的执行, 事务执行中止事件,RIEMIT指令的操作数等)。在实施例中,经识别的事件 视图7中所展示的RICCB的内容而定。图8中所展示的收集缓冲器508的实 施例中的输入项包括事件指令地址802及其他相关的事件后设数据804。事 件后设数据804的示例包括(但不限于):采纳分支的指令地址及该分支的目 标(包括关于分支的历史行为的某一信息);RIEMIT指令的指令地址及各别 寄存器值;及事务中止指令的地址及各别事务复原进入点。

图8中所展示的收集缓冲器508的实施例能够存储多达32个输入项(即, 关于32个事件的信息),其中由64个位(例如,位0:63)指定每一指令地 址802且由64个位(例如,位64:127)指定事件后设数据804。收集缓冲器 的大小(RCB)为依赖模型计数,其表示记录的数目。在图8中所展示的收集 缓冲器508的实施例中,收集缓冲器的字节大小为16字节记录大小的倍数。 在实施例中,收集缓冲器的大小为大于或等于模型的最大报告群组的计数 (RRG)与报告群组中的未从收集缓冲器获取的记录的计数(RNC)之间的差的 记录数目。因此,在实施例中,收集缓冲器的大小经表示为:RCB≥(RRG-RNC)。

在实施例中,收集缓冲器508及指令数据缓冲器(如果使用指令数据缓 冲器)的内容被清除或以其他方式受以下事件影响:(1)中断;(2)开启及 关闭运行时间检测设施的PSW位(例如,位24)从1变至0;及(3)当运行 时间检测设施处于事务执行模式中时识别出样本指令时(在此情况下,对收 集数据缓冲器508及指令数据缓冲器的进一步更新停止且在事务结束时继 续),此时,报告群组的存储在搁置中且收集缓冲器508及指令数据缓冲器被 清除。在诸如在图1B中所示的模拟主计算机系统的一个实施例中,使用寄存 器和/或存储器来实现收集缓冲器508。在这个实施例中,也使用寄存器和/或 存储器来实现如果存在的选用指令数据缓冲器。

在实施例中,额外能力可影响数据收集,且可看作提供额外数据收集点, 而不实质上干扰先前所描述的正常指令计数或循环计数取样。这些能力包括 RIEMIT指令的执行,RIEMIT指令通过将通用寄存器的值存储至收集缓冲器 508中来收集该值。另外,先前所描述的运行时间检测控制中的数据收集控 制位可用以定制所收集数据的类型,例如,E、C、R及B控制位。以此方式, 所收集数据的类型是可程序化的。

在实施例中,实施指令数据缓冲器以收集用以建构运行时间检测指令记 录的依赖模型样本指令数据。指令数据缓冲器从指令收集数据以便在该指令 被识别为样本指令时使数据可用。在实施例中,该指令数据缓冲器为处理器 中的硬件缓冲器/存储位置,关于可变为触发器以作为样本点的指令的信息是 存储在该硬件缓冲器/存储位置中,使得在登出过程期间,该信息可与来自收 集缓冲器508的数据一起被写出。类似于收集缓冲器508,该指令数据缓冲 器包括指令地址及与该指令相关联的后设数据。指令数据缓冲器中的后设数 据常常为依赖机器的,且可包括(但不限于):高速缓存未命中相关的信息, 及分支预测相关的信息。

根据实施例,所收集的其他数据可不来自于收集缓冲器508且可不来自 于指令数据缓冲器。示例包括用以形成以下各者的部分的数据:(1)报告群 组的第一记录:时间戳或开始记录;及(2)额外类型的记录,其可针对每一 个报告群组而创建且因此不存储在收集缓冲器508中,这些记录(当存在时) 可放置于报告群组的额外或依赖机器部分中。这些系统产生的记录在本文中 被称为“系统信息记录”。

图8描述了在样本点处被存储到程序缓冲器522的报告群组800的高级 示例。在记录中的报告群组的大小被表示为RRG,等于2(RGS+1),其中,RGS 是作为指数的报告群组大小。当在报告群组中使用时,可以或可以不非破坏 性地复制从除了收集缓冲器508之外的位置复制的模型相关的数量的记录 (RNC)。在图8的示例中,RRG=8,RGS=2,并且RNC=4。在图8中所示的 示例报告群组800包括报头区段802、主体区段804、额外记录区段806和脚 注区段808。

报头区段802可以包括开始记录或时间标记记录,用于存储状态、跟踪 和/或定时信息。对于在程序缓冲器中存储的第一报告群组在报头区段802中 存储开始记录(即,当RCA 706等于ROA 702时)。在一个实施例中,开始 记录包括:记录类型字段“02”;报告群组数量(NRG)字段,用于指示在程 序缓冲器中当前存储了多少报告群组;RGS字段,用于指示报告群组的大小; 停止(S)字段,用于指示程序缓冲器522是否满了;暂停(H)字段,用于 指示是否暂停了运行时间检测;以及,日时(TOD)时钟时间段,用于指示 何时写入开始记录。在一个实施例中,在开始记录中的字段的至少一个子集 出自RI控制块(例如,RICCB)。时间标记记录的一个实施例具有记录类型 “03”,并且包括用于指示何时存储记录的TOD时钟字段。在一个实施例中, 对于除了第一报告群组之外的每一个报告群组在报头区段802中存储时间标 记记录。

报告群组的主体区段804可以包括用于从收集缓冲器508样本的事件和 信息的多种记录。事件和信息可以表示例如由发送指令捕获的状态信息、事 务执行异常终止、调用、返回、分支和填充。

在一个实施例中,在成功地执行RIEMIT指令时,在收集缓冲器508中 建立和存储发送记录。发送记录的一个实施例包括:记录类型字段“10”;指 令地址码字段,用于指示在发送记录中如何表示当前PSW的指令地址比特位 置;指令地址字段,其根据编址模式(例如,64、31或24比特)来变化, 并且如果RIEMIT是执行类型指令的目标则包含RIEMIT指令或执行类型指 令的指令地址,以及,发送数据字段,用于存储来自由RIEMIT指令指定的 一般寄存器的数据。

在一个实施例中,通过隐含的异常终止或通过事务异常终止指令的执行 来建立和在收集缓冲器508中存储事务执行模式异常终止记录。异常终止记 录的一个实施例包括:记录类型字段“11”、指令地址码字段,用于指示如何 在事务执行异常终止记录中表示当前PSW的指令地址比特位置;指令地址字 段,其根据编址模式(例如,64、31或24比特)来变化,并且如果异常终 止指令是执行类型指令的目标则包含异常终止指令或执行类型指令的指令地 址,以及,用于与异常终止相关联的任何模型相关数据的字段。

在一个实施例中,通过调用类型分支指令来建立调用记录,该调用类型 分支指令例如是:当R2字段非零时的BRANCH AND SAVE(分支和存储) (BASR);BRANCH AND SAVE(分支和存储)(BAS);BRANCH RELATIVE  AND SAVE LONG;BRANCH RELATIVE AND SAVE;当R2字段是非零时 的BRANCH AND LINK(BALR);BRANCH AND LINK(BAL);以及, 当R2字段是非零时的BRANCH AND SAVE AND SET MODE。调用记录的 一个实施例包括:记录类型字段“12”、指令地址码字段,用于指示如何在调 用记录中表示当前PSW的指令地址比特位置;指令地址字段,其根据编址模 式(例如,64、31或24比特)来变化,并且如果分支指令是执行类型指令 的目标则包含分支指令或执行类型指令的指令地址,以及,良好作为的字段, 用于指示是否周期地预测了分支;以及,目标地址字段,其包含分支目标地 址(也被称为“被调用位置”)。

程序缓冲器522中的报告群组900的主体区段904中的返回记录及传送 记录具有与调用记录1402、1404及1406相同的格式。在实施例中,返回记 录具有为“13”的记录类型字段且是通过返回类型分支指令的执行而创建, 该返回类型分支指令诸如当R2字段为非零且掩码为15时的BRANCH ON  CONDITION(BCR),当J位为1且掩码为15时的BRANCH ON CONDITION (BC),及当R2字段为非零时的BRANCH AND SET MODE。对于返回记录, 指令地址字段含有分支指令或执行类型指令(如果分支为执行类型指令的目 标)的地址,且目标地址字段含有返回位置。

在实施例中,传送记录具有为“14”的记录类型字段且是通过诸如以下 各者的返回类型分支指令的执行而创建:a.当R2字段为非零且掩码在1-14 的范围中时,BRANCH ON CONDITION(BCR);b.当J位为零或掩码在1-14 的范围中时,BRANCH ON CONDITION(BC);c.BRANCH ON COUNT(BCT, BCTR,BCTG,BCTGR);d.BRANCH ON INDEX HIGH(BXH,BXHG);e. BRANCH ON INDEX LOW OR EQUAL(BXLE,BXLEG);f.BRANCH  RELATIVE ON CONDITION(BRC);g.BRANCH RELATIVE ON  CONDITIONLONG(BRCL);h.BRANCH RELATIVE ON COUNT (BRCT,BRCTG);i.BRANCH RELATIVE ON COUNT HIGH(BRCTH);j. BRANCH RELATIVE ON INDEX HIGH(BRXH,BRXHG);k.BRANCH  RELATIVE ON INDEX LOW OREQUAL(BRXLE,BRXLG);l.COMPARE  AND BRANCH(CRB,CGRB);m.COMPARE AND BRANCH RELATIVE (CRJ,CGRJ);n.COMPARE IMMEDIATE AND BRANCH(CIB,CGIB);o. COMPARE IMMEDIATE AND BRANCH RELATIVE(CIJ,CGIJ);p. COMPARE LOGICAL AND BRANCH(CLRB,CLGRB);q.COMPARE  LOGICAL AND BRANCH RELATIVE(CLRJ,CLGRJ);r.COMPARE  LOGICAL IMMEDIATE ANDBRANCH(CLIB,CLGIB);及s.COMPARE  LOGICAL IMMEDIATE AND BRANCH RELATIVE(CLIJ,CLGIJ)。传送记 录是在分支经采纳时创建。对于传送记录,指令地址字段含有分支指令或执 行类型指令(如果分支为执行类型指令的目标)的地址,且目标地址字段含 有返回位置。

当收集缓冲器508中的有效记录的数目不足以填满具有当前RGS的报告 群组900时,在报告群组900的主体区段904中使用填充记录。图15为填充 记录1500的实施例。图15中所展示的实施例包括记录类型1502,其经设置 为“00”以指示该记录为填充记录1500,且剩余字节是未定义的。

报告群组900中的额外记录区段906(在存在时)可含有依赖模型记录。 在实施例中,除了记录类型经设置为“01”以指示该记录为额外记录且该额 外记录的剩余字节含有依赖模型数据之外,额外记录的格式类似于填充记录 1500。

脚注区段808可以包括包含关于样本指令的执行的信息的指令记录。当 对于样本指令存储报告群组时,建立指令记录。指令记录的一个实施例包括: 记录类型字段“04”、指令地址码字段,用于指示如何在指令记录中表示当前 PSW的指令地址比特位置;指令地址字段,其根据编址模式(例如,64、31 或24比特)来变化,并且如果样本指令是执行类型指令的目标则包含样本指 令或执行类型指令的指令地址,以及,指令数据缓冲器(IDB)字段,其包 含从IDB收集的任何模型相关数据。

图9描述了可以在事务执行模式中实现运行时间检测采样的处理流900。 可以由处理器106执行处理流900。可以或者通过图1B的模拟处理器29来 实现处理流900。为了容易说明,在此相对于处理器106描述处理流900。

初始,图5的运行时间检测模块506和寄存器510可以被配置为使用LRIC 操作数支持基于间隔的、间接的或导向的样本,以加载如上所述的图6和7 的控制块600和700。一旦配置和使能了运行时间检测控件,则可以在收集 缓冲器508中收集诸如事件和数据的信息。周期地、间接地或如所导向,达 到触发报告群组向程序缓冲器522内的存储的样本指令,可以推迟向也被称 为运行时间检测程序缓冲器522的该程序缓冲器522的存储,直到事务成功 地完成。选用地,事务执行暂存缓冲器524可以用于容纳多个报告群组的存 储,直到事务完成,并且报告群组被传送到运行时间检测程序缓冲器522。

在块902处,处理器106确定它是否被配置为在事务执行模式中执行指 令流的指令,其中,指令限定事务。指令流可以是来自运行时间存储器504 的问题状态程序或管理状态程序。

在块904处,处理器106互锁指令的存储操作的完成,以防止指令导向 的存储,直到事务的完成。在块906处,处理器106在事务执行模式中的同 时在指令的执行期间识别样本点。样本点可以基于间隔计数达到阈值(例如, 指令计数或循环计数)、通过间接指令操作码、通过间接地址或通过RINEXT 指令。

在块908处,如果识别了样本点,则处理器106执行在样本点处获得的 运行时间检测信息的运行时间检测导向的存储。可以以多种方式来执行运行 时间检测导向的存储。在处理器106在事务执行模式中的同时,在程序缓冲 器508中收集运行时间检测事件。在一个实施例中,当在事务执行模式中的 同时,推迟在运行时间检测程序缓冲器522中存储作为报告群组的所收集的 运行时间检测事件。在块910处,基于事务的完成来执行在运行时间检测程 序缓冲器522中的报告群组的副作用存储。副作用存储将RCA 706前进,以 考虑新存储的报告群组并且准备存储下一个报告群组。副作用存储是未被在 处理器106上执行的指令直接请求而是作为副作用间接地出现的存储。

作为替代,如果处理器106包括事务执行暂存缓冲器524,则在处理器 106在事务执行模式中的同时在事务执行暂存缓冲器524中展示会存储报告 群组。在事务执行模式中的同时,推迟从事务执行暂存缓冲器524向运行时 间检测程序缓冲器522的报告群组的存储。这允许在事务执行模式中的同时 在指令的执行期间识别随后的样本点,并且随后的报告群组被存储在事务执 行暂存缓冲器524中。块910副作用的替代实现方式基于事务的完成从事务 执行暂存缓冲器524向运行时间检测程序缓冲器522存储报告群组。副作用 存储将RCA 706前进,以考虑新存储的报告群组并且准备存储下一个报告群 组。

作为另一种选择,处理器106可以响应于从非事务执行模式向事务执行 模式的转换而存储RCA 706的拷贝。处理器106执行作为向由RCA 706标识 的地址写入的报告群组的非事务存储的运行时间检测导向的存储。基于向运 行时间检测程序缓冲器522存储报告群组而更新RCA 706。该更新将RCA 706 暂时前进,以考虑新存储的报告群组和准备下一个报告群组。这被称为运行 时间检测程序缓冲器522的条件管理。在块912处,如果使用条件管理,则 基于事务的成功完成而保持RCA 706的前进。处理器106可以检测与事务相 关联的事务异常终止事件。可以在检测到事务异常终止事件时将RCA 706恢 复到RCA 706的拷贝。与事务异常终止事件相关联的事务异常终止记录被收 集并且被存储在程序缓冲器522中的下一个报告群组中。恢复RCA 706恢复 可能已经用于存储事务的报告群组的空间,并且仍然报告与事务异常终止事 件相关联的数据。替代地,如果未期望空间恢复,则不必复制和恢复RCA 706。 在任何一种情况下,可以在事务异常终止记录中恢复事务故障代码,以指示 事务故障原因。

可以使得与事务执行模式相关地收集的数据可用于样本被配备来读取运 行时间检测记录并且提供事务执行结果和故障代码的分析的软件。该分析的 输出可以用于自适应地重新编译即时间程序,以避免或减少事务执行模式故 障的数量。

如上所述,可以以计算机实现的处理和用于设施那些处理的设备的形式 来体现实施例。一个实施例可以包括在计算机可读/可用介质1002上如图10 中所述的计算机程序产品1000,该计算机可读/可用介质1002具有计算机程 序代码逻辑1004,该计算机程序代码逻辑1004包含在作为制造品的有形介 质中包含的指令。用于计算机可用介质1002的示例性制造品可以包括软盘、 CD-ROM、硬盘驱动器、通用串行总线(USB)快闪驱动器或任何其他计算 机可读存储介质,其中,当向计算机内加载计算机程序代码逻辑1004并且其 被计算机执行时,计算机变为用于实施本发明的设备。实施例包括计算机程 序代码逻1004,例如,不论其是否被存储在存储介质中、被加载到计算机内 和/或被计算机执行或者通过某种传输介质被发送,该通过某种传输介质例如 是通过电子布线或电缆、通过光纤或经由电磁辐射,其中,当计算机程序代 码逻辑1004被加载到计算机内并且被计算机执行时,计算机变为用于实施本 发明的设备。当在通用微处理器上被实现时,计算机程序代码逻辑1004分段 配置微处理器以建立特定逻辑电路。

技术效果和益处包括使用运行时间检测在事务执行模式中样本事件。对 于在处理器在否则阻挡在事务期间的存储的事务执行模式中的同时的样本的 支持使得能够在事务执行期间能够收集一个或多个样本点。独立的事务执行 暂存缓冲器可以提供中间存储区域,用于在事务完成之前推迟向程序缓冲器 的报告群组的写入。跟踪程序缓冲器当前地址的值可以通过下述方式来使能 在程序缓冲器中的空间恢复:响应于事务异常终止事件而将程序缓冲器当前 地址复位到较早的位置。对于在事务执行模式中的样本的支持也可以被包括 在使用模拟例程的模拟或虚拟处理器中。

在此使用的术语仅用于描述特定实施例的目的,并且不意欲限制本发明。 支持使用的单数形式“一个”和“该”意欲也包括复数形式。除非上下文清 楚地另外指示。进一步可以明白,术语“包括”和/或“包含”当在本说明书 中使用时指定所述特征、整数、步骤、操作、元件和/或部件的存在,但是不 排出一个或多个其他特征、整数、步骤、操作、元件、部件和/或其群组的存 在或增加。

在所附的权利要求中的所有部件或步骤外加功能元素的对应的结构、材 料、行为和等同内容意欲包括用于与具体要求保护的其他要求保护的元素相 结合地执行功能的任何结构、材料或行为。为了例示和说明的目的,已经提 供了在本说明书内公开的实施例的描述,但是该说明不意欲是穷尽的或限于 所公开的形式。在不偏离本发明的实施例的范围和精神的情况下,许多修改 和变化对于本领域内的普通技术人员是显然的。选择和描述实施例以便最佳 地解释本发明的原理和实际应用,并且使得其他本领域内的普通技术人员能 够明白用于具有适合于所考虑的特定用途的各种修改的各个实施例的发明布 置。

所属技术领域的技术人员知道,本发明的方面可以被体现为系统、方法 或计算机程序产品。因此,本发明的方面可以具体实现为以下形式,即:可 以是完全的硬件、也可以是完全的软件(包括固件、驻留软件、微代码等), 还可以是硬件和软件结合的形式,本文一般称为“电路”、“模块”或“系统”。 此外,在一些实施例中,本发明还可以实现为在一个或多个计算机可读介质 中的计算机程序产品的形式,该计算机可读介质中包含计算机可读的程序代 码。

可以采用一个或多个计算机可读的介质的任意群组合。计算机可读介质 可以是计算机可读信号介质或者计算机可读存储介质。计算机可读存储介质 例如可以是——但不限于——电、磁、光、电磁、红外线、或半导体的系统、 装置或器件,或者任意以上的群组合。计算机可读存储介质的更具体的例子 (非穷举的列表)包括:具有一个或多个导线的电连接、便携式计算机磁盘、 硬盘、随机存取存储器(RAM)、只读存储器(ROM)、可擦式可编程只读存 储器(EPROM或闪存)、光纤、便携式紧凑磁盘只读存储器(CD-ROM)、光存 储器件、磁存储器件、或者上述的任意合适的群组合。在本文件中,计算机 可读存储介质可以是任何包含或存储程序的有形介质,该程序可以被指令执 行系统、装置或者器件使用或者与其结合使用。

计算机可读信号介质可以包括例如在基带或作为载波的一部分的、其中 体现了计算机可读程序代码的传播的数据信号。这样的传播信号可以采取各 种形式的任何一种,包括但是不限于电磁、光学或其任何适当的群组合。计 算机可读信号介质可以是不作为计算机可读存储介质并且可以传输、传播或 传送程序以由指令执行系统、装置或者器件使用或者与其结合使用的任何计 算机可读介质。

体现在计算机可读介质上的程序代码可以用任何适当的介质传输,所述 介质包括但不限于:无线、有线、光缆、RF等,或上述的任意合适的群组合。

可以以一种或多种程序设计语言或其群组合来编写用于执行本发明操作 的计算机程序代码,所述程序设计语言包括面向对象的程序设计语言—诸如 Java、Smalltalk、C++,还包括常规的过程式程序设计语言—诸如”C”语言 或类似的程序设计语言。程序代码可以完全地在用户计算机上执行、部分地 在用户计算机上执行、作为一个独立的软件包执行、部分在用户计算机上部 分在远程计算机上执行、或者完全在远程计算机或服务器上执行。在涉及远 程计算机的情形中,远程计算机可以通过任意种类的网络——包括局域网 (LAN)或广域网(WAN)—连接到用户计算机,或者,可以连接到外部计算机(例 如利用因特网服务提供商来通过因特网连接)。

本文中将参照本发明实施例的方法、装置(系统)和计算机程序产品的 流程图和/或框图描述本发明。应当理解,流程图和/或框图的每个方框以及流 程图和/或框图中各方框的群组合,都可以由计算机程序指令实现。这些计算 机程序指令可以提供给通用计算机、专用计算机或其它可编程数据处理装置 的处理器,从而生产出一种机器,这些计算机程序指令通过计算机或其它可 编程数据处理装置执行,产生了实现流程图和/或框图中的方框中规定的功能 /操作的装置。

也可以把这些计算机程序指令存储在能使得计算机或其它可编程数据处 理装置以特定方式工作的计算机可读介质中,这样,存储在计算机可读介质 中的指令就产生出一个包括实现流程图和/或框图中的方框中规定的功能/操 作的指令装置(instruction means)的制造品(manufacture)。

也可以把计算机程序指令加载到计算机、其它可编程数据处理装置、或 其它设备上,使得在计算机、其它可编程数据处理装置或其它设备上执行一 系列操作步骤,以产生计算机实现的过程,从而使得在计算机或其它可编程 装置上执行的指令能够提供实现流程图和/或框图中的方框中规定的功能/操 作的过程。

如上所述,可以以计算机实现的处理和用于实施那些处理的形式来体现 实施例。在实施例中,以由一个或多个网络元件执行的计算机程序代码来体 现本发明。实施例包括在计算机可用介质上的计算机程序产品,其具有计算 机程序代码逻辑,该计算机程序代码逻辑包含在作为制造品的有形介质中包 含的指令。用于计算机可用介质的示例性制造品可以包括软盘、CD-ROM、 硬盘驱动器、通用串行总线(USB)快闪驱动器或任何其他计算机可读存储 介质,其中,当向计算机内加载计算机程序代码逻辑并且其被计算机执行时, 计算机变为用于实施本发明的设备。实施例包括计算机程序代码逻辑,例如, 不论其是否被存储在存储介质中、被加载到计算机内和/或被计算机执行或者 通过某种传输介质被发送,该通过某种传输介质例如是通过电子布线或电缆、 通过光纤或经由电磁辐射,其中,当计算机程序代码逻辑被加载到计算机内 并且被计算机执行时,计算机变为用于实施本发明的设备。当在通用微处理 器上被实现时,计算机程序代码逻辑分段配置微处理器以建立特定逻辑电路。

附图中的流程图和框图显示了根据本发明的多个实施例的系统、方法和 计算机程序产品的可能实现的体系架构、功能和操作。在这点上,流程图或 框图中的每个方框可以代表一个模块、程序段或代码的一部分,所述模块、 程序段或代码的一部分包含一个或多个用于实现规定的逻辑功能的可执行指 令。也应当注意,在有些作为替换的实现中,方框中所标注的功能也可以以 不同于附图中所标注的顺序发生。例如,两个连续的方框实际上可以基本并 行地执行,它们有时也可以按相反的顺序执行,这依所涉及的功能而定。也 要注意的是,框图和/或流程图中的每个方框、以及框图和/或流程图中的方框 的群组合,可以用执行规定的功能或操作的专用的基于硬件的系统来实现, 或者可以用专用硬件与计算机指令的群组合来实现。

去获取专利,查看全文>

相似文献

  • 专利
  • 中文文献
  • 外文文献
获取专利

客服邮箱:kefu@zhangqiaokeyan.com

京公网安备:11010802029741号 ICP备案号:京ICP备15016152号-6 六维联合信息科技 (北京) 有限公司©版权所有
  • 客服微信

  • 服务号