首页> 中国专利> 基于CPCI-E总线的多DSP并行处理板

基于CPCI-E总线的多DSP并行处理板

摘要

本发明涉及基于CPCI-E总线的多DSP并行处理板设计架构,包括四个TS201浮点DSP处理器和一个XC7K325TFPGA,每个DSP与其余三个DSP均通过全双工LINK口连接,四个DSP均通过数据总线、全双工LINK口与FPGA连接;FPGA通过自定义高速接口与CPCI-Express桥连接;本发明采用CPCI-E总线实现对TS201阵列的LINK口加载方式和对FPGA的被动和主动加载模式的带电自由切换,利用CPCI-E总线的串行差分特性和FPGA外部的高速缓存实现DSP处理阵列的高速数据传输;本发明具有总线传输速度快、体积小、接口方式灵活,板载缓存大和扩展性好的特点。

著录项

  • 公开/公告号CN103885362A

    专利类型发明专利

  • 公开/公告日2014-06-25

    原文格式PDF

  • 申请/专利权人 成都智恒博纳科技有限公司;

    申请/专利号CN201410089321.3

  • 发明设计人 杜敏;

    申请日2014-03-12

  • 分类号G05B19/042;

  • 代理机构成都天嘉专利事务所(普通合伙);

  • 代理人张新

  • 地址 610041 四川省成都市高新区天府大道北段20号1幢3鞥2号

  • 入库时间 2024-02-20 00:11:30

法律信息

  • 法律状态公告日

    法律状态信息

    法律状态

  • 2017-08-04

    发明专利申请公布后的驳回 IPC(主分类):G05B19/042 申请公布日:20140625 申请日:20140312

    发明专利申请公布后的驳回

  • 2014-07-16

    实质审查的生效 IPC(主分类):G05B19/042 申请日:20140312

    实质审查的生效

  • 2014-06-25

    公开

    公开

相似文献

  • 专利
  • 中文文献
  • 外文文献
获取专利

客服邮箱:kefu@zhangqiaokeyan.com

京公网安备:11010802029741号 ICP备案号:京ICP备15016152号-6 六维联合信息科技 (北京) 有限公司©版权所有
  • 客服微信

  • 服务号