首页> 中国专利> CMOS传输门逻辑电路的逻辑表达式提取和开关级设计方法

CMOS传输门逻辑电路的逻辑表达式提取和开关级设计方法

摘要

本发明公开了一种CMOS传输门逻辑电路的逻辑表达式提取和开关级设计方法,将布尔代数系统进行扩展,得到扩展的布尔代数系统;由CMOS传输门逻辑电路建立相应的开关级信号流图模型,由此模型提取出该电路输出函数的等效信号流图模型,并由开关级信号流图模型结合扩展的布尔代数系统得到该电路的开关级函数表达式,从而得到CMOS传输门逻辑电路。本发明通过本方法设计的CMOS传输门逻辑电路,所需MOS管数目较少,而且所需连线数较少,可以降低功耗和节省芯片面积;且所设计的开关级CMOS传输门逻辑电路是全摆幅的,适用于低功耗CMOS电路的设计。

著录项

  • 公开/公告号CN110263354A

    专利类型发明专利

  • 公开/公告日2019-09-20

    原文格式PDF

  • 申请/专利权人 淮北师范大学;

    申请/专利号CN201811139882.4

  • 发明设计人 姜恩华;

    申请日2018-09-28

  • 分类号

  • 代理机构北京华识知识产权代理有限公司;

  • 代理人李浩

  • 地址 235000 安徽省淮北市东山路100号

  • 入库时间 2024-02-19 14:21:28

法律信息

  • 法律状态公告日

    法律状态信息

    法律状态

  • 2019-10-22

    实质审查的生效 IPC(主分类):G06F17/50 申请日:20180928

    实质审查的生效

  • 2019-09-20

    公开

    公开

相似文献

  • 专利
  • 中文文献
  • 外文文献
获取专利

客服邮箱:kefu@zhangqiaokeyan.com

京公网安备:11010802029741号 ICP备案号:京ICP备15016152号-6 六维联合信息科技 (北京) 有限公司©版权所有
  • 客服微信

  • 服务号