...
【24h】

メディアプロセッサにおける可変長復号処理の高速化

机译:在媒体处理器中加速可变长度解码过程

获取原文
获取原文并翻译 | 示例
   

获取外文期刊封面封底 >>

       

摘要

一般にプロセッサの高性能化のために,SIMD型の命令やVLIWアーキテクチャを採用すれば,逆量子化や逆DCT等の処理は効率良く行える.しかし,アルゴリズムが本質的に逐次的である可変長符号の復号処理では,何の効果ももたらさない.この問題に対処するために,VLIWアーキテクチャをベースとしたメディアプロセッサMAPCAの開発において,我々は可変長符号の復号処理専用のコプロセッサを実装した.その結果,VLIW型CPUのみを使用した場合と比較して,MPEG-4ビデオデコーダの実行性能が約3.1倍向上し,動作周波数128MHzでSIF (352×240)サイズ4本,または,QSIF (176×120)サイズ16 本,30f p sのマルチストリームデコードを可能にした.
机译:通常,通过采用SIMD型指令和VLIW架构进行高性能的处理器,可以有效地执行诸如逆量化和逆DCT的处理。 然而,在基本上顺序顺序顺序顺序的可变长度代码的解码过程中,没有产生效果。 为了解决这个问题,在基于VLIW架构的媒体处理器MAPCA的开发中,我们实现了专用于可变长度代码的解码处理的协处理器。 结果,与仅使用VLIW CPU的情况相比,MPEG-4视频解码器的性能性能约为3.1倍,4 SIF(352×240)尺寸或QSIF(176),在128 MHz的工作频率下。×120)尺寸16,多流解码为30F PS。

著录项

相似文献

  • 外文文献
  • 中文文献
  • 专利
获取原文

客服邮箱:kefu@zhangqiaokeyan.com

京公网安备:11010802029741号 ICP备案号:京ICP备15016152号-6 六维联合信息科技 (北京) 有限公司©版权所有
  • 客服微信

  • 服务号