首页> 外文期刊>電子情報通信学会技術研究報告. ディペンダブルコンピュ-ティング. Dependable Computing >回路面積を考慮した不揮発性メモリ書き込み削減符号生成手法
【24h】

回路面積を考慮した不揮発性メモリ書き込み削減符号生成手法

机译:考虑电路区域的非易失性存储器写入代码生成方法

获取原文
获取原文并翻译 | 示例
       

摘要

近年,大容量の不揮発性メモリの実用化が進hでいる.不揮発性メモリはリーク電力が非常に小さい,電源が供給されていなくても情報を保持できるといった性質から次世代メモリとして注目されている.一方で,書き込みに大きなエネルギーを必要とする,書き込み回数に制限があるという問題がある.不揮発性メモリの書き込みに関する問題を解決する手法として,ビット反転の少ない符号を構成しメモリに符号語を書き込むことでビットレベルで書き込み量を削減する手法が存在する.符号によりビットレベルで書き込みを削減する手法はエンコーダ/デコーダ回路の面積が大きいという問題がある.エンコーダ/デコーダ回路の面積は情報として書き込む値と実際に不揮発性メモリのビットとして表現される符号語の割り当てによる.値と符号語の割り当て方からエンコーダ/デコーダ回路の面積を評価する式を推測する.面積評価式を使うことで近似的にビットレベルでの書き込み量を削減したまま回路面積が小さくなるような割り当てをする符号を構成する手法を提案する.提案手法により作成した符号のエンコーダ回路を設計し面積を評価する.
机译:近年来,实际使用大容量的非易失性记忆是进行的。非易失性存储器作为从可以保存信息的下一代存储器吸引注意力,即使泄漏功率非常小并且不提供电源。另一方面,存在的问题是写作的次数需要大量的写作。作为解决非易失性存储器的写入问题的方法,存在一种配置具有小比特反转的代码,并通过在比特级别写入代码字来将代码字写入存储器。通过符号在比特级别的写入的方法存在问题:编码器/解码器电路的面积大。编码器/解码器电路的区域是通过将值分配作为信息,并且代码字表示为非易失性存储器的比特。估计来自值和码字的值的编码器/解码器电路区域评估的等式。通过使用区域评估公式,提出了一种方法来配置要分配的代码,使得电路区域减小,而在比特电平的写入量大致减小。设计由所提出的方法创建的代码的编码器电路并评估该区域。

著录项

相似文献

  • 外文文献
  • 中文文献
  • 专利
获取原文

客服邮箱:kefu@zhangqiaokeyan.com

京公网安备:11010802029741号 ICP备案号:京ICP备15016152号-6 六维联合信息科技 (北京) 有限公司©版权所有
  • 客服微信

  • 服务号